EDA365电子工程师网

标题: 关于上/下拉电阻的一点小疑问 [打印本页]

作者: weign    时间: 2009-7-27 00:06
标题: 关于上/下拉电阻的一点小疑问
本帖最后由 weign 于 2009-7-27 00:08 编辑
$ D2 Z( S3 q) \  v$ C: ?* w8 C
4 N( Z% a/ i" v1 L6 H如图1所示,这是一个输入到IC的电路。该IC工作电压为3.3V,工作电流11.5毫安
: W( Y7 Q1 X0 q+ \
) u; m9 }. |7 {+ M3 h; hR5应该是起下拉作用,也可以说是并联分流(不知道表述是否正确),那么R4的作用是什么呢?避免杂讯影响电源?如果是,为什么取值为100欧姆?
2 `: M4 s. V0 s& Q! p; j/ E, d5 K) i, D& A- p/ L5 F( D

( \5 c5 ?+ O5 t/ Z- y9 F2 \' D$ \! {% H( z2 I) M) B, h
再如图2,这是一个CPLD(工作电压3.3V、输出电流20ma~30ma)的输出,经100欧电阻后,去驱动另一个模块(该模块对电流没有明确要求,电压要求为5V)。CPLD在综合的时候把该管脚设置成LVTTL了。为什么是100欧呢?小弟觉得好像不合理,但实际上它是能正常工作的...理解不通~+ X, d$ N" l1 q. \$ s# s3 D' @

0 l4 d- l/ g0 c! [7 I; ]) g8 j
6 X5 I9 [- f' A- K' ]+ ~$ v7 H+ N欢迎大家拍砖!

1.jpg (14.14 KB, 下载次数: 0)

1.jpg

2.jpg (13.67 KB, 下载次数: 0)

2.jpg

作者: zyunfei    时间: 2009-7-27 14:54
1中你用的是100还是10啊?!用20以下的比较多见!呵呵,我的见解是起到限流稳压作用,也有说是起到一个保险的作用,还有说是起到一个匹配的作用,这类的接法在国外的电路中常见
5 u2 L- b+ o* n/ W" [2 e  Q2中的100是对的,那是匹配电阻防振铃,距离不是很远可以不加的,我同事说是CPLD设计中是为了保护IO口
作者: weign    时间: 2009-7-27 16:42
本帖最后由 weign 于 2009-7-27 16:46 编辑 & @- j# L: `" o/ H6 D

+ L4 z" X6 ~# {) g5 A* ]& G# y2# zyunfei
+ T" R, ], s/ K5 ~  `' i( c0 F4 p3 s3 x2 j
的确是国外的电路...不愧是高手!一眼就看出来了!
+ F/ a" V& W1 O& g1 a$ n% o# |, r/ r6 e5 b3 e
1中所用的是100欧. Z  ]) O. X% U& \; K
( X! H  U8 B+ _* O/ Q
2中能告诉我为什么阻值要选择100欧吗?为什么不是更大的500欧或者更小10欧呢?
作者: weign    时间: 2009-7-27 17:27
本帖最后由 weign 于 2009-7-28 08:45 编辑
8 l0 i6 J* b' Y1 h6 z; n. X
. @* n2 E  ?6 ]" ~6 T再补充一个问题:我同事用Winter 09 sp3的版本,结果原理图差分线设置老是出现Missing Negative Net for Differernt Pair错误...
, J6 l8 T% h+ {0 M8 p' j% A
& |7 a# y; u- z& C8 x9 ~而在我的Summer 08 版本上面,同样设置却不会出现问题...什么原因呢?! ~$ M+ J% M. u# H

# X9 U& I5 {5 d* \
" U' F5 T! V% h8 Y/ t" Z该问题已解决...重装了一次系统就好了...
作者: nichicon    时间: 2009-7-27 21:21
3# weign
3 V3 ]0 U4 W( @+ j要看负载电流的,电阻取大了,电源电压消耗在电阻上面太多会影响电路的正常工作,取小了,效果不明显.
作者: weign    时间: 2009-7-27 22:23
5# nichicon
3 W# ?& ^! I0 A0 [% j# w5 X* w& O5 e! B% R
有没有具体的计算公式呢?或者说能不能举一个简单的例子?
作者: nichicon    时间: 2009-7-28 08:09
根据负载所消耗的电流去计算,一般接电阻这样做法都是出现在IC的供电引脚上,我一般都是用I=U/R来进行计算.
作者: zyunfei    时间: 2009-7-29 08:31
2# zyunfei ! b( V. @4 D# }6 M
0 k2 E% i" c: {1 g9 z' q
的确是国外的电路...不愧是高手!一眼就看出来了!' [1 J- e# W5 ?

7 F0 W/ L4 t) B1中所用的是100欧+ P% f( B. f6 @  p. S+ g4 F
: |! m- L- U) C8 H, K+ N: B
2中能告诉我为什么阻值要选择100欧吗?为什么不是更大的500欧或者更小10欧呢?: M. ?: L) Z4 F; h
weign 发表于 2009-7-27 16:42

0 M* U( S% x* i3 k- E: u- E1 中用100欧的没有见到过,用几十的十几的比较多!/ o' J% z1 j& [. H& {% R0 x
2 中是一个阻抗匹配的问题,在CPLD芯片的介绍里面有的还有就是你可以通过仿真,得到最佳的电阻值
作者: zhaizhengw    时间: 2009-7-29 10:50
版主真有柴!
作者: weign    时间: 2009-7-29 17:09
7# nichicon
/ U5 N9 s: f% @) L
/ d! e/ b) F5 i6 w) y, _! n这不是电源引脚...普通IO口而已...
作者: zyunfei    时间: 2009-7-29 21:07
7# nichicon  
6 C5 ]. ~2 S$ H5 I  d
4 z! `8 g4 Q% ]: T这不是电源引脚...普通IO口而已...
0 y* W6 W1 D! }7 U- `weign 发表于 2009-7-29 17:09

$ D8 K  d5 q# H2 |, p1中不是电源????
作者: weign    时间: 2009-7-30 10:32
11# zyunfei 9 ^1 J' K! b- p4 m: P, a

0 @# I6 l) I+ d# Y) p搞混了...小弟说的是2中那个脚不是电源引脚...( j! F# @- o% F/ |0 \

& t9 `1 `; L7 T" z+ X$ R1中的确是个电源经两个电阻后输入到IO内,可是说是个信号...
作者: 孤独求胜    时间: 2009-7-31 10:03
luguo




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2