EDA365电子工程师网

标题: [求助]Cadence高速仿真(第2版)疑惑 [打印本页]

作者: woshiagun    时间: 2009-7-22 20:38
标题: [求助]Cadence高速仿真(第2版)疑惑
大家好,最近在学习《Cadence高速电路板设计与仿真(第2版)》,根据里面的例子学习,在生成netlist时,出现错误,提示有些元件的footprint missing,这些元件symbol是我自己画的,封装也画了,但不知道怎么link database,书里这些地方未作说明% r( A' M; M9 s; t3 U
2 I" [% k# E0 ?1 F3 T
生成netlist整了好几天了,感觉这个地方比较费时间,还是说画图的时候规范些,生成netlist时就能轻松些?
, }7 P: g& o5 p+ ^请熟悉的朋友帮忙。。。谢谢
作者: numbdemon    时间: 2009-7-27 17:32
画图当然要规范操作,不然肯定要花更多时间修正。
8 X9 {3 F, W3 l9 y  F2 G生成网表时要求每个元件都有对应的封装名称。就是在元件属性中的PCB Footprint中添加对应的封装名称,如果空着将会提示出错。所谓的连接只是单单的依靠名称对应进行的,没有什么复杂的过程。# a) i* d* A: e& B7 [/ T. p! s4 }' q0 J1 q

) c5 f$ A: Z4 Y' P7 r" X% q如果还有问题,请继续。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2