找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5219|回复: 14
打印 上一主题 下一主题

SDRAM 时钟线、数据线、地址线、控制线走线原则问题

[复制链接]

67

主题

294

帖子

990

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
990
跳转到指定楼层
1#
发表于 2009-3-9 20:58 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
% o  X8 r" a0 t7 A3 O& F$ [
    据有关高速PCB布线建议的文章介绍,SDRAM存储器走线时要注意“尽量短且等长”,不知道它说得是仅指数据线呢,还是包括数据线、地址线、控制线与时钟线?. L( \3 W% F0 @* d+ A# g
对于数据线,等长比较好走,因为它是点到点的,而对于地址线、控制线,等长就难了,特别是时钟的要求颇多,线宽线距等方面各方面都要考虑。
8 r4 f. v/ M; P9 c# s8 h地址线、控制线它们是一点到多点的,所以还与总线拓扑结构有关,而且PCB走线时空间紧张;
& [( g( A. ?( Q. \ 1 P6 P' o5 d1 T
请问各位有什么好的建议,尤其是地址线、控制线的拓扑结构,是否需要作等长处理,如果要的话,怎样作等长处理?
7 K/ P. S" d5 p( j$ Y
3 K- Y4 Y+ |3 u/ l- l# s谢谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!
林嘉欣,我稀罕你!!

0

主题

3

帖子

23

积分

二级会员(20)

Rank: 2Rank: 2

积分
23
推荐
发表于 2009-3-17 11:13 | 只看该作者
其实如果SDRAM控制器的时序设计余量比较足的话,等长的误差可以放宽到+-1inch,因为等长的主要考虑是信号同时到达接收端,而信号在PCB上的速度大概是6inch/s,2inch的误差只有300ps,相对于200MHz的SDRAM速度来说,只要setup和hold时间足够,这点误差还是可以接受的,但原则上是等长越严格,系统的稳定性越好,因为时序的余量越大。

评分

参与人数 1贡献 +4 收起 理由
kxx27 + 4

查看全部评分

9

主题

94

帖子

614

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
614
15#
发表于 2014-5-30 19:04 | 只看该作者
需不需要等长,不是得考虑几个因素吗?
4 V! @) X6 v+ j/ R! y1)IC芯片的误差(温升,derating,驱动)+ U+ P$ E' N+ g, h
2)规格Setup/Hold时间
) {+ k' D* o8 U% ~3)板级噪声(Jitter, 耦合,特征阻抗不连续,地飘移)
# L2 x6 ]) y0 m# u0 ~. I/ V5 h3 I考虑以上几点再算出板级余量不是吗?, F& U* ^* p+ L8 Z( P; m

62

主题

284

帖子

2111

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2111
14#
发表于 2014-5-8 15:52 | 只看该作者
这个等长线不线满不容易,偶现在还不会布等长线

0

主题

19

帖子

106

积分

二级会员(20)

Rank: 2Rank: 2

积分
106
13#
发表于 2014-4-28 15:34 | 只看该作者
新手进来学习

14

主题

110

帖子

1528

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1528
12#
发表于 2011-8-27 16:04 | 只看该作者
讲的都这么好啊,好像每人心里有答案一样

18

主题

153

帖子

367

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
367
11#
发表于 2011-8-26 17:27 | 只看该作者
学习了。。谢谢分享

0

主题

15

帖子

-8991

积分

未知游客(0)

积分
-8991
10#
发表于 2009-3-25 21:20 | 只看该作者
不等长也没问题吧?

3

主题

11

帖子

113

积分

二级会员(20)

Rank: 2Rank: 2

积分
113
9#
发表于 2009-3-23 21:53 | 只看该作者
8# lovelyday
; H$ B2 n  A1 u: L就是一个Driver带出两个SDRAM,就属于T型Topology

17

主题

84

帖子

495

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
495
8#
发表于 2009-3-20 23:21 | 只看该作者
请问T型结构是什么样的拓扑类型?

39

主题

448

帖子

2928

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2928
7#
发表于 2009-3-19 09:22 | 只看该作者
楼上正解,很详细!

39

主题

448

帖子

2928

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2928
5#
发表于 2009-3-10 12:39 | 只看该作者
数据线可以不等长,但是有空间的情况下还是尽量等长吧,但是地址线和控制线是必须的,一般做到+-100mil,要特别注意拓扑结构的要求

67

主题

294

帖子

990

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
990
4#
 楼主| 发表于 2009-3-9 22:47 | 只看该作者
哪种说法对呢??
林嘉欣,我稀罕你!!

67

主题

294

帖子

990

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
990
3#
 楼主| 发表于 2009-3-9 22:47 | 只看该作者
但是在别的地方看到0 }7 b, f: g, V3 L. t# h) h( y

* o, X2 |: o6 @+ G- J, f+ [; h  ^控制信以及地址线要和时钟线等长,线长不超过+-100mil;. F' h7 H5 M& q6 Q7 ~+ Y
至于数据线,没有必要和时钟线,地址线以及控制线等长。
林嘉欣,我稀罕你!!

10

主题

143

帖子

2421

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2421
2#
发表于 2009-3-9 22:22 | 只看该作者
数据线与地址线需要分别等长,且数据线与地址线也要等长,误差在500mil之内,一般地址线要比数据线长,且最长的线要控制在2英寸之内,即2000mil。数据线点对点布线,地址线一般走T型结构。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 13:40 , Processed in 0.067554 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表