|
S7 B. O+ A3 M$ g. u6 }" d1、建立xSignals) C. S9 `. _* { ?
xSignals的建立有好几种途径,这里介绍Design->xSignals->Create xSignals,因为步骤较为简单。
; X+ s0 m7 @4 i7 P' ]①:选择起始IC,即走线的起点。本例的位号是“CPU”。4 a- |4 e& k% c4 ~: n
②:选择终点IC,即走线的目的地。如果存在多个目的地,可按住Ctrl进行多选。本例只有一个,位号是“DDR”。9 J& p4 X+ a, b/ R# r
③:选择需要进行分析的网络,这里只显示源端IC的引脚网络,按需选择。
' v# d8 H8 o+ F, T7 W: D④:这里可以自定义xSignals类的名字,后面规则设置里要用到。若只创建一个xSignals类,默认也可以。本例默认。, Y$ `. J/ h. ~/ t5 y1 ~
⑤:因为串了一个电阻,所以在下拉箭头里选择第二项:through one series Component,进行分析。
, J/ W+ |( P$ u& }等分析完成后,xSignals也就建立完成了。
6 X% k* r( d5 k! Y) I/ S
6 V$ R1 O: I1 r" _, x看一下效果,当在xSignals面板里选择某个xSignal时,该xSignal包含的元素都高亮。: s# I, q$ N3 N, {, y% I2 A
! {. C0 N! z7 a3 l$ N8 g5 _+ f2、设置规则
g" V% Z+ V9 w9 w% R1 u
* X# ~0 d( R0 z2 R+ e1 B3、进行拉线。两两之间保留适当空间,给绕线用。
) X6 ]+ D+ L% L8 D4 Y1 x% T2 _当在xSignals面板里选择某个xSignal时,该xSignal包含的元素都高亮。
5 ^ j, D5 W7 A# o& r
9 q! ?1 F9 W) Y% c) _- k) @. e
4、使用interactive length tuning进行绕线。按tab键进行设置。
0 [9 U* _' C4 H' \+ O: V+ G选择From rules,可发现,最大值是当前走线最长的那根走线长度,最小值是最大值减去规则设置的公差(本例100mil)。9 N% Q4 u1 b! p5 R2 I( @4 H
. e/ L# l3 n% ?" @, ?8 K6 ~* u
5、走一根线看看效果。
4 ]. c( r6 f# T) D* f7 S
9 k J' v; H0 I1 A G1 {. h/ u
3 h6 b4 q# p) d7 n# F' J z$ T |
|