找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1645|回复: 3
打印 上一主题 下一主题

蛇形走线的作用,差分走线的优势(转自联盟PCB论坛)

[复制链接]

155

主题

824

帖子

2617

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2617
跳转到指定楼层
1#
发表于 2008-12-16 14:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号.
3 H3 P  e4 Q9 a& n* x9 e' ?- G7 \, R0 p
高速数字PCB板的等线长是为了使各信号的延迟差保持在一个范围内,保证系统在同一周期内读取的数据的有效性(延迟差超过一个时钟周期时会错读下一周期的数据),一般要求延迟差不超过1/4时钟周期,单位长度的线延迟差也是固定的,延迟跟线宽,线长,铜厚,板层结构有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形走线并非起电感的作用,相反的,电感会使信号中的上升元中的高次谐波相移,造成信号质量恶化, 所以要求蛇形线间距最少是线宽的两倍,信号的上升时间越小就越易受分布电容和分布电感的影响.
& |. ?" q4 K1 N, K& P5 _8 L# W6 |2 @
: j" v$ g( K1 e
4 B3 Q! V% N$ ~7 n# K
因为应用场合不同具不同的作用,如果蛇形走线在电脑板中出现,其主要起到一个滤波电感的作用,提高电路的抗干扰能力,电脑主机板中的蛇形走线,主要用在一些时钟信号中,如PCIClk,AGPClk,它的作用有两点:1、阻抗匹配 2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形走线的线距 >=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC 滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走线可做保险丝等等.
8 Q  |+ H% W# ~/ j; D+ ]1 L( y( |
7 m. V# {$ h7 i% R2 {
+ o0 W. ~1 C# \. T" d5 d; Q
" p: e0 O+ n, }8 W3 E* q. G补充一:
* Y9 V& _" G. j- q8 C" E采用蛇行线的确有助于提高主板、显卡的稳定性,有助于消除长直布线在电流通过时产生的电感现象,减轻线与线之间的串扰问题,这一点在高频率时表现得尤为明显。当然你也能够通过减小布线的密度达到相同的效果.( _, c/ I4 h: W0 s) U- e2 m
有条件的朋友可以观察一下手边的主板。CPU插座-->北桥芯片、北桥-->AGP插槽、频率发生器背面、内存DIMM槽附近,这些是集中使用蛇行线的地方。究其原因,还是这些都是工作在高频,并且还需要稳定的电流信号.! l, Z! R( c+ r" I3 K3 e
在PROTEL中一般先大致手工画好线,然后把要设置的所有线为一个CLASS,选Tools/Equalize net lengths.
) u: x& E+ `8 @( {; ~" w) ?; E( X4 t) @6 Y% C1 n. [' {8 a; Y* g

6 _) I) E5 q* N+ f9 F9 c1 {补充二:
# j5 `# w$ H5 @4 |0 [& G- a减轻线与线的串扰最主要的就是增加线间距,而和绕蛇行无关,蛇行线反而会带入导线自身的串扰问题,计算机主版个部分信号对时序要求非常严格,所以必须对每种信号进行长度匹配,以满足足够的建立和保持时间,走蛇行线仅仅是和时序设计相关,和高频信号完整性无关。我看过的国外多本信号完整性著作,还有芯片组厂商的Guildline,均没有要求设计者采用蛇行线走法,当然会有走线长度要求,但这只是符合时序规范要求.% K, K. ?9 x# E: b- @2 L
何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线.3 m9 r% v0 |9 x) v/ O/ Q
差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:
! f. K" g, u& k% m7 B8 u9 Q9 O6 e2 }9 v; Z) @
# y+ _8 c+ P0 H+ k% P) B
a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消.) ~) C9 u. ~7 m( M
b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。+ P3 d, d$ ]( S) F) v* P
c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术.
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

0

主题

2

帖子

-8981

积分

未知游客(0)

积分
-8981
2#
发表于 2008-12-23 10:29 | 只看该作者
好,学习了

0

主题

280

帖子

565

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
565
3#
发表于 2008-12-24 18:31 | 只看该作者

0

主题

15

帖子

-8991

积分

未知游客(0)

积分
-8991
4#
发表于 2008-12-26 11:46 | 只看该作者
好好学了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 19:15 , Processed in 0.053789 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表