找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 314|回复: 8
打印 上一主题 下一主题

TLV62130降压DCDC使用求助

[复制链接]

12

主题

74

帖子

906

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
906
跳转到指定楼层
1#
发表于 2017-11-5 11:29 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
( _* _) ]6 S9 C5 C+ x

% g6 U9 ^, l/ y) o- A! X( l4 n; |
; M) b3 k# ?% C( W

% F3 ~0 Y- q% `  T  Q& z
最近有一个项目需要用到输出5V/3A的DCDC,于是选了一款:TLV62130,虽然看了规格书(见附件),但是有几个引脚功能还没搞明白,大家了解的能否指点一下,万分感激!谢谢!
不明白的引脚:
1. PG      对于PG引脚,规格书有推荐接 low,也推荐接 high,请问这有什么不同 ? 实际使用接high还是low好?         
2. DEF    看不懂该引脚功能
3. VOS    一样看不懂该引脚功能

5 F; }; w0 a, [; v# Z
4. UVLO    这是个什么功能? 芯片内部的

0 W: U# t) Y, G$ I, J

, v9 t# N7 \: l

# c5 ?: @) J+ G( ~3 C) ?

8 p4 o: z$ B% a4 u8 ?
% F" U8 l1 S5 c, X% W

tlv62130.pdf

2 MB, 下载次数: 32, 下载积分: 威望 -5

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

6

主题

54

帖子

163

积分

二级会员(20)

Rank: 2Rank: 2

积分
163
9#
发表于 2018-5-3 18:31 | 只看该作者

2 o+ I0 l4 W( u: _2 o6 z帮顶一下

0

主题

103

帖子

711

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
711
8#
发表于 2017-11-25 19:21 | 只看该作者
哪个正常的人能崇拜一只蟑螂呢?

0

主题

2

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
7#
发表于 2017-11-13 14:12 | 只看该作者
帮顶一下

0

主题

8

帖子

33

积分

二级会员(20)

Rank: 2Rank: 2

积分
33
6#
发表于 2017-11-6 17:24 | 只看该作者
楼上两位正解。

28

主题

530

帖子

451

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
451
5#
发表于 2017-11-6 15:24 | 只看该作者
1、PG是电源电压好坏状态指示脚,内部开漏模式,需外加上拉电阻。上拉电阻之后高电平标示输出电压正常,低电平标示输出电压不正常。3 S' \$ s9 w4 z, H
2、DEF 标示输出电压精度,将此脚拉低,输出精度高,拉高,输出精度+-5%- V# P8 z; K- D1 F
3、VOS 表示输出电压探测脚,探测输出电压同时对内部电路补偿校准。
, d5 f5 n" `+ q. h% N8 ~4、UVLO 术语:under voltage lock out 低压锁存输出。就是输入欠压保护。

28

主题

530

帖子

451

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
451
4#
发表于 2017-11-6 15:19 | 只看该作者
1、PG是电源电压好坏状态指示脚,内部开漏模式,需外加上拉电阻。上拉电阻之后高电平标示输出电压正常,低电平标示输出电压不正常。

97

主题

1291

帖子

5876

积分

EDA365版主(50)

Rank: 5

积分
5876
3#
发表于 2017-11-6 10:42 | 只看该作者
PG: 即DC/DC常见的Power Good信号,是输出电压检测信号,开漏(open-drain)所以要上拉,电压输出异常时被拉低。
- \! n3 m. F8 X0 HDEF脚:规格书上说了,选择正常电压输出你就把该脚接地,选择正常电压5%范围就拉高它。一般接GND。1 z* f8 K  Z" ?4 d0 T3 u0 o. F, i/ X) o* f
VOS:即Output Voltage Sense,环路控制的一部分,按参考图纸接。, b4 R9 F9 R1 o' g, h  F) `
UVLO:Under Voltage Lock Out ,低电压锁定。是供电电压低于IC的开启门限电压时的一种保护模式,具体是UVLO的迟滞功能来减少IC激活频率。) C# P, L+ Z8 P; i8 r- N3 V

0

主题

340

帖子

1280

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1280
2#
发表于 2017-11-6 00:18 | 只看该作者
UVLO  规格书上有写的啊,最低输入电压。应该 就是最低启动电压吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 14:23 , Processed in 0.063879 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表