找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 414|回复: 14
打印 上一主题 下一主题

虚心请教各位一阶HDI板子叠层设置的问题

[复制链接]

5

主题

92

帖子

2533

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2533
跳转到指定楼层
1#
发表于 2017-7-24 20:12 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
初次画HDI的板子,准备使用6层1阶工艺,通常怎样设置叠层结构呢,
% _3 v- c% n5 d# Z# x! W" T如果采用 TOP-GND-SIG1-SIG2-POWER-BOTTOM的常规叠层,顶层的盲孔只能连接到L2,但是L2是GND层不能走线(如果走线的话阻抗没办法控制),岂不是要再增加L2-L5的埋孔连接到信号层,然后到走线的另一端还要再增加L2-L5的埋孔,然后再用L1-L2的盲孔连到顶层的焊盘,这样本来都在顶层的焊盘需要加4个过孔才能联通,请教各位通常怎么解决这种问题,谢谢!
3 h% A: q; H8 B, r! E, [# u
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

5

主题

92

帖子

2533

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2533
15#
 楼主| 发表于 2017-8-1 16:52 | 只看该作者
rock_li29 发表于 2017-7-29 09:17: e& e, e1 X. w/ B2 m3 w
采用 TOP-GND-SIG1-SIG2-POWER-BOTTOM的常规叠层,打孔方式为,1-2,2-5,5-6,1-6,根据实际情况选择看打 ...

9 s4 R0 M) t& ?# _& f: j8 K谢谢,板子很漂亮。
+ d1 T& k2 T% g$ i& ^" F

20

主题

435

帖子

3661

积分

五级会员(50)

Rank: 5

积分
3661
14#
发表于 2017-7-31 16:07 | 只看该作者
  同意11楼的
再烦也别忘微笑,再急也要注意语调!

1

主题

111

帖子

2970

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2970
13#
发表于 2017-7-29 09:17 | 只看该作者
采用 TOP-GND-SIG1-SIG2-POWER-BOTTOM的常规叠层,打孔方式为,1-2,2-5,5-6,1-6,根据实际情况选择看打孔方式,尽量避免打盘中孔(可减少树脂塞孔制板工序),GDN层的走线尽量短。具体设计可参考下面图例:8 S3 ?0 ]( }8 I1 Y

top.JPG (55.25 KB, 下载次数: 0)

top.JPG

gnd02.JPG (67.51 KB, 下载次数: 0)

gnd02.JPG

点评

谢谢,板子很漂亮。  详情 回复 发表于 2017-8-1 16:52

1

主题

78

帖子

511

积分

认证会员B类

Rank: 25

积分
511
12#
发表于 2017-7-28 23:07 | 只看该作者
0.65通常好像还是可以做通孔的吧

1

主题

96

帖子

478

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
478
11#
发表于 2017-7-27 08:59 | 只看该作者
成本考虑 0.65的BGA 一般通孔可以解决 DSP这块芯片厂家肯定设计好可以通孔实现的 除非器件密度很大无空间打孔才采用HDI。
3 W$ x1 a. N3 t4 |% j8 O

7

主题

672

帖子

1168

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1168
10#
发表于 2017-7-25 23:59 | 只看该作者
来见识下

5

主题

92

帖子

2533

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2533
9#
 楼主| 发表于 2017-7-25 16:28 | 只看该作者
xbin 发表于 2017-7-25 15:302 M/ J9 h2 i7 K- C9 ?8 h
top-sig1-gnd-sig2-power-bot;top层主要铺铜,sig1扇出,如需要bot走线,就打穿孔。一般说,0.65 扇出贯穿 ...

2 J# C# @" w6 P( r8 z谢谢,我也准备采用top层铺铜,sig1扇出的方式,因为板子面积受限制,采用通孔的方式电源和退藕电容不好处理。7 C/ g& A- c% l; @0 b" A( B/ m+ E8 Q

3

主题

135

帖子

2311

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2311
8#
发表于 2017-7-25 15:30 | 只看该作者
top-sig1-gnd-sig2-power-bot;top层主要铺铜,sig1扇出,如需要bot走线,就打穿孔。一般说,0.65 扇出贯穿孔问题应该不大吧,顶多加层数。

点评

谢谢,我也准备采用top层铺铜,sig1扇出的方式,因为板子面积受限制,采用通孔的方式电源和退藕电容不好处理。  详情 回复 发表于 2017-7-25 16:28

1

主题

24

帖子

1008

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1008
7#
发表于 2017-7-25 15:04 | 只看该作者
Jason022 发表于 2017-7-25 11:47
* F9 M+ k1 a5 b5 P0.65间距BGA,而且有差分线,打实孔走不出的,看来只能多加几个孔了,谢谢
4 `- [, t& c& Z% @: ]5 \
可以做同层参考,或者top层铺铜,参考top层。  n; O. ]% ^; C6 V

24

主题

669

帖子

3034

积分

五级会员(50)

Rank: 5

积分
3034
6#
发表于 2017-7-25 13:32 | 只看该作者
Jason022 发表于 2017-7-25 11:45
1 l' ~8 N9 D* K/ s/ Z. z# W谢谢!开始我也想用这种叠层结构,但是TOP与SIG1的距离远小于SIG1到参考层GND的距离,板厂说SIG1不能做阻 ...
2 z) i3 J3 s0 S( [/ N. |. d
隔层参考。
  p! l! r* M. w# A! j

5

主题

92

帖子

2533

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2533
5#
 楼主| 发表于 2017-7-25 11:47 | 只看该作者
nnew 发表于 2017-7-25 10:072 ~+ R% w4 P5 y; }& ~3 R/ k
直接打貫孔 (L1-L6)
: E+ S; u; \* V! {  y1+4+1 (一階盲埋) 只能這樣處理, 不是打4個,就是直接打貫孔. + {7 T7 B! O) m% v1 A) B4 d1 b0 m6 U8 x$ _
自己看空間去運用
1 Y8 ~! I/ Y) m* N$ b: M
0.65间距BGA,而且有差分线,打实孔走不出的,看来只能多加几个孔了,谢谢
$ S2 q0 N1 C- B% {6 M7 k

点评

可以做同层参考,或者top层铺铜,参考top层。  详情 回复 发表于 2017-7-25 15:04

5

主题

92

帖子

2533

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2533
4#
 楼主| 发表于 2017-7-25 11:45 | 只看该作者
小秋2013 发表于 2017-7-25 09:06
. c, z$ t2 h+ N$ D) }$ qTOP-SIG1-GND-POWER-SIG2-BOTTOM
; _7 D4 ]* E' w3 }3 L- Y
谢谢!开始我也想用这种叠层结构,但是TOP与SIG1的距离远小于SIG1到参考层GND的距离,板厂说SIG1不能做阻抗控制,我的SIG1上有差分线需要阻抗控制,应该怎么处理呢?$ _4 e. h% w4 {

点评

隔层参考。  详情 回复 发表于 2017-7-25 13:32

31

主题

529

帖子

2039

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2039
3#
发表于 2017-7-25 10:07 | 只看该作者
直接打貫孔 (L1-L6)+ w# f) Y  R+ f; V7 y6 @% j
1+4+1 (一階盲埋) 只能這樣處理, 不是打4個,就是直接打貫孔.
- k6 @% `  i* p7 ~* `' C自己看空間去運用

点评

0.65间距BGA,而且有差分线,打实孔走不出的,看来只能多加几个孔了,谢谢  详情 回复 发表于 2017-7-25 11:47

45

主题

391

帖子

1156

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1156
2#
发表于 2017-7-25 09:06 | 只看该作者
TOP-SIG1-GND-POWER-SIG2-BOTTOM

点评

谢谢!开始我也想用这种叠层结构,但是TOP与SIG1的距离远小于SIG1到参考层GND的距离,板厂说SIG1不能做阻抗控制,我的SIG1上有差分线需要阻抗控制,应该怎么处理呢?  详情 回复 发表于 2017-7-25 11:45
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-6 03:45 , Processed in 0.068712 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表