EDA365电子工程师网

标题: 差分线与等长线的问题 [打印本页]

作者: 小小毛孩    时间: 2016-3-2 16:02
标题: 差分线与等长线的问题
请问下pads中差分线和等长线有什么区别啊?又分别怎样设置?本人新手,看了半天了,求前辈们赐教.; l4 W$ N" o- v3 t" a' O

作者: jimmy    时间: 2016-3-7 08:50
一、差分线
* f0 D$ ]/ A) t+ P; Z. r1 O& q5 Y( t7 p
1.差分线定义:; g9 D' s! K- h9 x! b
差分信号就是就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
$ r+ n9 `" e! U4 r' N, |+ W4 z# B而承载差分信号的那一对走线就称为差分走线。
9 _' m. L% O) o; t2 y
. ~/ U% G8 d6 m* h# w2.差分线的优势
2 |3 k, Q3 Z2 O$ o8 |
差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:
! r1 ]- E8 p' P8 N. Y8 g
a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条 $ [" b# o( d+ N0 d! N
线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。

1 e/ _$ Q$ G& H* K% \& zb.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,互相抵消的磁力线就越多。泄放到外界的电磁能量越少。

* Y' q8 s5 ^6 b2 h. Rc.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈
3 e4 P# Q% F) l  Q值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。

# K# X# D4 l5 g5 ]9 z/ c6 S2 P6 |/ S3 I
3.差分信号的布线要求:

+ N& {, `- q# b: J
      简要的说差分信号的布线有两个要求:等长、等距。等长是指两条线的长度要尽量一样长,等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距是指两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。

1 x* q/ ]2 j/ O* E# p2 l
      但是在实际的PCB布线中,往往不能够同时满足两个要求,比如说由于管脚分布,过孔,以及走线空间等因素存在,必须通过适当的绕线才能达到线长匹配的目的,但带来的结果必然是差分对的部分区域无法平行,不能满足等距的要求。
8 d* e  C6 w0 U
      因此,必须在这两个条件中设定优先级,哪个是必须保证,哪个是可以通融的。

- L, x) O. n0 c
      满足等距要求的目的是保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性及时间延迟。其实间距不等造成的影响是微乎其微的,相比较而言,线长不匹配对时序的影响要大得多。再从理论分析来看,间距不一致虽然会导致差分阻抗发生变化,但因为差分对之间的耦合本身就不显著,所以阻抗变化范围也是很小的,通常在10%以内,只相当于一个过孔造成的反射,这对信号传输不会造成明显的影响。而线长一旦不匹配,除了时序上会发生偏移,还给差分信号中引入了共模的成分,降低信号的质量,增加了EMI。
% X1 X  g. o  E6 `0 L' @
      因此,差分走线的设计中最重要的规则就是匹配线长,其次就是尽量满足两线平行走线。
! }: q' O: n. X
二、等长线
/ c. s6 f! L9 J, M# }
通俗点说,所以需要匹配线长的信号线都叫做等长线。

( \9 r7 K# t3 w; G; B
如果差分线也需要等长的话,就叫做等长差分线。
9 C9 Z6 v2 z$ k9 v) W$ P
) D0 z7 O+ p- N- Q

作者: 小小毛孩    时间: 2016-3-8 14:34
jimmy 发表于 2016-3-7 08:50) }+ y) k# n6 @* W
一、差分线
6 C0 j# L2 D2 h5 T, |
1 L& U  C! B3 X- `1.差分线定义:
7 y: s& z5 K- n* h
* x; q6 ]# G* N" j3 U
感谢吉米前辈!!!(ω` )




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2