EDA365电子工程师网

标题: PCB layout工程师面试试题(求答案) [打印本页]

作者: DIY民工    时间: 2015-11-11 12:26
标题: PCB layout工程师面试试题(求答案)
" d9 ?2 M' _( v: \
面试试题
" a$ ~0 W  D3 u0 d4 n& b3 o& q+ z
,填空: c. N' N2 x
1,PCB上的互连线按类型可分为_ _ _______ _______.
2引起串扰的两个因素是____ _________ ______5 @, Q' m, ]: G/ s2 l* \6 s
3,EMI的三要素____发射源______ ___传导途径_______ __敏感接收端________
4,1OZ铜的厚度是_________MILa% d+ q6 Z9 G5 [
5,信号在PCB(Er为4)带状线中的速度为________
6,PCB的表面处理方式有_________ __________ __________等
7,信号沿50欧姆阻抗线传播,遇到一阻抗突变点,此处阻抗为75欧姆,则在此处的信号反身系数为__________
8,按IPC标准,PTH孔径公差为_________,NPTH孔径公差为___________
9,1mm宽的互连线(1OZ铜厚)可以承载______A电流 B. j3 K, L( G
10,差分信号线布线的基本原则______________ ______________
  二,判断
1,PCB上的互连线就是传输线. ( )$ |* ]6 J7 R4 f3 R* p9 M
2,PCB的介电常数越大,阻抗越大.()
3,降底PP介质的厚度可以减小串扰.( )
4,信号线跨平面时阻抗会发生变化.()
5,差分信号不需要参考回路平面.()
6,回流焊应用于插件零件,波峰焊应用于贴片零件.()
7,高频信号的回路是沿着源端与终端两点距离最短路径返回 ()
8,USB2.0差分的阻抗是100欧姆()
9,PCB板材参数中TG的含义是分解温度()
10信号电流在高频时会集中在导线的表面
三,选择
1影响阻抗的因素有( )
( A,线宽
B,线长
C,介电常数
D, PP厚度
E,绿油
2
减小串扰的方法( )
A,增加PP厚度
B,3W原则/ \
C,保持回路完整性
D,相邻层走线正交
E,减小平行走线长度
3,哪些是PCB板材的基本参数()
A,介电常数9
B,损耗因子
C,厚度# W( D
D,耐热性
E,吸水性
4,EMI扫描显示在125MHZ点频率超标,则这一现象可能由下面哪个频率引起的 ( )
A,12.5MHZ
B,25MHZ
C,32MHZ
D,64MHZ
5,PCB制作时不需要下面哪些文件( )
A,silkcreen
B,pastmask
C,soldermask
D,assembly
6,根据IPC标准,板翘应< = ( )
A,0.5%
B,0.7%
C,0.8% c1
D,1%
7,哪些因素会影响到PCB的价格( )
A,表面处理方式
B,最小线宽线距; ]1 u-
C,VIA的孔径大小及数量
D,板层数
8,导网表时出现如下错误:ERROR:Canot find device file for’CN-MINPCI-126’原因可能是( )
A,封装名有错
B,封装PIN与原理图PIN对应有误; ^  n;
C,库里缺少此封装的PAD
D,零件库里没有此封装

3 X8 s( d1 S& j. J8 i4 o3 ]
作者: 台风12    时间: 2015-11-11 12:39
我交白卷
作者: swjws2183    时间: 2015-11-11 13:20
我看不懂!这个是高级工程师面试用的吧
作者: zhangqihu671    时间: 2015-11-11 13:44
百度上有
作者: jj9981    时间: 2015-11-11 13:57
这个不算难吧
作者: dali618    时间: 2015-11-11 14:18
没有一题看懂的
作者: leipei    时间: 2015-11-11 14:42
这个不难啊
作者: 12345liyunyun    时间: 2015-11-11 15:00
很老的题了
作者: DIY民工    时间: 2015-11-11 16:49
12345liyunyun 发表于 2015-11-11 15:00
& \: V: s* B: L0 p2 T' {很老的题了
: @; E4 k7 C8 L5 {% M
很多人都不会,可否在空闲时间,给个答案,谢谢7 F* u6 S0 n: K: [# @' V$ ^

作者: flywinder    时间: 2015-11-11 17:38
百度一大把
作者: Trista    时间: 2015-11-12 11:04
一,填空  1,PCB上的互连线按类型可分为 _微带线_和带状线EDA365论坛: D$ u9 O+ [5 `  2引起串扰的两个因素是_容性耦合和_感性耦合EDA365论坛7 n+ K( K6 \9 V0 ]7 L  3,EMI的三要素:发射源 传导途径 敏感接收端 4,1OZ铜 的厚度是1.4 MIL  5,信号在PCB(Er为4)带状线中的速度为:6inch/nsEDA365论坛7 @: ]" d- ~8 G  W" ^8 P 6,PCB的表面处理方式有:喷锡,沉银,沉金等# ^) m! C7 N. {  q$ @' z   7,信号沿50欧姆阻抗线传播,遇到一阻抗突变点,此处阻抗为75欧姆,则在此处的信号反身系数为_(0.2)   8,按IPC标准,PTH孔径公差为: +/-3mil NPTH孔径公差为:+/-2mil 9,1mm宽的互连线(1OZ铜厚)可以承载1 A电流 10,差分信号线布线的基本原则:等距,等长  二,判断  1,PCB上的互连线就是传输线. (X )EDA365论坛网站|PCB论坛网|PCB layout论坛SI仿真技术论坛) r2 ^) l4 m4 u* u2 O6 l3 K  2,PCB的介电常数越大,阻抗越大.(XEDA365论 ) 3,降底PP介质的厚度可以减小串扰.(X)EDA365论坛网站|PCB论坛网|PCB layout论坛|SI仿真技术论坛 h+ |, @5 e; n8 . H9 e  4,信号线跨平面时阻抗会发生变化.(Y) 5,差分信号不需要参考回路平面.(X)EDA365论坛网' L8 B4 r0 ~- S) y( m   6,回流焊应用于插件零件,波峰焊应用于贴片零件.(X)  7,高频信号的回路是沿着源端与终端两点距离最短路径返回.(X) 8,USB2.0差分的阻抗是100欧姆.(X,印象中是90)EDA365论坛网站|PCB论坛网|PCB layout论坛|SI仿真技术论坛( D5 f% A7 W% y  9,PCB板材参数中TG的含义是分解温度.(X,Tg为高耐热性) 10信号电流在高频时会集中在导线的表面.(Y) 三,选择  1影响阻抗的因素有(A EDA365论 D) A,线宽  B,线长C,介电常数 D PP厚度 E,绿油EDA365论坛# i$ Z8 z$ u' Q0 A   2减小串扰的方法(BCDE) A,增加PP厚度' C0 |0 y6 q: x! Z5 W  B,3W原则EDA365论坛网站|PCB论坛网|PCB layout论坛|SI仿真技术论坛# U3 J8 T* p! J8 X" I0 t* \  C,保持回路完整性 D,相邻层走线正交 EDA365论坛网站|PCB论坛网|PCB layout论坛|SI仿真技术论坛?# g1 u, r$ I# P$ W( L8  E,减小平行走线长度EDA365论坛) C# V5 U3 P; A3 I5 W: M)    3,哪些是PCB板材的基本参数(A C D) A,介电常数B,损耗因子 C,厚度 D,耐热性 E,吸水性www.eda365.com! U7 _1 @9 ^9 q0 p   4,EMI扫描显示在125MHZ点频率超标,则这一现象可能由下面哪个频率引起的(B,A有点像,但倍频与B差得太远了# c7 @, ) A,12.5MHZ B,25MHZ
作者: Trista    时间: 2015-11-12 11:05
百度上查的,一模一样
作者: jimmy    时间: 2015-11-12 11:15
一,填空: 1 f! p1 V  h- p
1,PCB上的互连线按类型可分为微带线带状线.
1 p0 X4 R* a, D2 \" Z8 ]# o& Z2引起串扰的两个因素是容性耦合感性耦合
& y& m/ Y% u. H( B/ E3,EMI的三要素:干扰源、传导路径、敏感设备
" O8 ~& E$ s1 X4,1OZ铜的厚度是1.4MIL& E4 {' x" Y* {8 y0 t  P. @
5,信号在PCB(Er为4)带状线中的速度为6inch/ns
  D  y* r9 c0 F* }6,PCB的表面处理方式有沉金、喷锡、OSP
1 j4 u7 @) Y: R7,信号沿50欧姆阻抗线传播,遇到一阻抗突变点,此处阻抗为75欧姆,则在此处的信号反身系数为0.2
- a2 R& a5 h/ @; z7 \- G: G8,按IPC标准,PTH孔径公差为+/-3mil,NPTH孔径公差为+/-2mil
! Y2 P9 M: g" C# w! x8 c9,1mm宽的互连线(1OZ铜厚)可以承载1A电流
1 D! y' \% G  \10,差分信号线布线的基本原则等线宽等线距紧耦合
作者: DIY民工    时间: 2015-11-13 10:04
Trista 发表于 2015-11-12 11:04
; Q. m0 q' _+ y+ G% j一,填空  1,PCB上的互连线按类型可分为 _微带线_和带状线EDA365论坛: D$ u9 O+ [5 `  2引起串扰的两个因素 ...

- K8 P0 [; H5 o7 O& q8 e) G谢谢,你的答案- s3 W) ~5 [1 _/ l9 w# ]1 M

作者: DIY民工    时间: 2015-11-13 10:06
jimmy 发表于 2015-11-12 11:15
* j$ S0 q: F9 F* l6 {2 k$ A一,填空: . e- T  \6 \& a
1,PCB上的互连线按类型可分为微带线和带状线.2 G* k/ U1 _! G) y2 W
2引起串扰的两个因素是容性耦合和感性耦合

$ t; `) d3 s  G, ^谢谢,jimmy大师的完美答案
" M. g" ^# p  c+ M
作者: zhangtao2    时间: 2015-11-13 10:14
这个题都出现N回了好像,度娘上也有
作者: DIY民工    时间: 2015-11-13 14:59
zhangtao2 发表于 2015-11-13 10:14
) G4 C3 r, s5 P3 C( X这个题都出现N回了好像,度娘上也有

. c! f4 b3 u; ?% H: F敢问这位兄弟现在是layout高手了?
* G1 Z; |! s) q3 j
作者: zhangtao2    时间: 2015-11-13 15:50
DIY民工 发表于 2015-11-13 14:592 w# N/ a: o5 [% T7 P  `
敢问这位兄弟现在是layout高手了?

) i! E% x# ^& |% b8 L干了十来年了,现在搞SI啦: P: h2 R  d6 V* i

作者: DIY民工    时间: 2015-11-16 16:37
zhangtao2 发表于 2015-11-13 15:50
$ p* c* f) Z$ j/ w; l% e! T, }' s7 s干了十来年了,现在搞SI啦
0 c9 k' N- z: M! e* X, i9 X
高手,我还真layout入门阶段,呵呵,搞SI都是让人羡慕的很啊/ c+ N4 ]% M6 v- U+ e; R) l% s

作者: 小小的奢求    时间: 2015-11-18 16:40
只会一半
作者: DIY民工    时间: 2015-11-19 15:50
选择题和判断题有谁给个答案?
作者: 广东小海    时间: 2015-12-5 15:42
我也不会,真惨,干三年了
作者: DIY民工    时间: 2015-12-9 15:02
广东小海 发表于 2015-12-5 15:42  t& G8 ]. X+ q' `+ H$ l
我也不会,真惨,干三年了
( z3 R8 U  j% ^, G
呵呵,你是用阿里够 还是pads啊" ]# ~9 o3 c( q4 O

作者: 广东小海    时间: 2015-12-19 10:57
DIY民工 发表于 2015-12-9 15:028 P1 e7 |# `8 Y
呵呵,你是用阿里够 还是pads啊
2 X8 \3 G0 _7 ~0 J( Y. {
PADS
作者: mancy66525    时间: 2016-9-7 15:28





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2