找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 628|回复: 6
打印 上一主题 下一主题

DDR3等长问题

[复制链接]

22

主题

53

帖子

180

积分

二级会员(20)

Rank: 2Rank: 2

积分
180
跳转到指定楼层
#
发表于 2015-9-16 15:44 | 只看该作者 回帖奖励 |正序浏览 |阅读模式
5E币
比如主控芯片厂家给的layout guide里面写着,“地址组——相对于CK信号等长,误差范围为≤500mil”
  w& Y' k" y4 `( w" I6 Y& ~( A: y) ~3 x有两个问题:1 误差范围只的是正负500,还是正250负250。  t: y4 J. n' l. o# M! }
2 地址线相对于CK做等长,每一根相对CK都分别在500mil内,但是地址控制线组里面最长根最短的误差大于500mil可以吗?
+ }  T0 ~( Q5 A8 S1 ]. }

最佳答案

查看完整内容

比如主控芯片厂家给的layout guide里面写着,“地址组——相对于CK信号等长,误差范围为≤500mil” 有两个问题:1 误差范围只的是正负500,还是正250负250。 2 地址线相对于CK做等长,每一根相对CK都分别在500mil内,但是地址控制线组里面最长根最短的误差大于500mil可以吗? 按芯片的要求是将时钟线做为参照线,每组地址线与CK长或是短不超过500即可,那就是+/-500,这也直接解释了你的第二个问题是可以的。但在实际设计中, ...
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

7

主题

109

帖子

658

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
658
6#
发表于 2015-9-23 14:20 | 只看该作者
有条件设计更严格点会更好

39

主题

735

帖子

2614

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2614
5#
发表于 2015-9-18 08:44 | 只看该作者
layout guide 里边写的一般都是理论值,实际中都会把规则设计得严格一些

7

主题

283

帖子

2532

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2532
4#
发表于 2015-9-16 17:31 | 只看该作者
1. +/-500mil
: z* E" }# c5 t4 R" A  L2.可以

24

主题

1796

帖子

8046

积分

六级会员(60)

Rank: 6Rank: 6

积分
8046
3#
发表于 2015-9-16 16:08 | 只看该作者
本帖最后由 kevin890505 于 2015-9-16 16:12 编辑
. t" x4 w9 T$ v
$ `2 E8 j  e1 Z2 K1 }9 v3 G1 v1,我觉得是正负500,这个也没意义,一般建议你做500 实际我起码都做100/200 ;2,我约束的时候是用0:500这个格式,所以如果所有的都和CK相差500以内,不可能出现互相差距大于500的情况,除非你是-500:+500范围。7 ?# V' ]5 B. l' r$ d5 }# J
/ ~8 H5 J" R+ j$ M! T; T

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
2#
发表于 2015-9-16 16:07 | 只看该作者
1 与clk信号+/-500mil;2  可以

15

主题

158

帖子

429

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
429
1#
发表于 2015-9-16 15:44 | 只看该作者

( |" d4 [" D) a  m5 p比如主控芯片厂家给的layout guide里面写着,“地址组——相对于CK信号等长,误差范围为≤500mil”! n% \" E% \, T  H, R0 L( ^
有两个问题:1 误差范围只的是正负500,还是正250负250。& F- W! v5 o* v/ ^0 r8 t- m1 C
2 地址线相对于CK做等长,每一根相对CK都分别在500mil内,但是地址控制线组里面最长根最短的误差大于500mil可以吗?; x& M( a8 @( @- Q5 A
按芯片的要求是将时钟线做为参照线,每组地址线与CK长或是短不超过500即可,那就是+/-500,这也直接解释了你的第二个问题是可以的。但在实际设计中,我一般做的都是控制在200mil以内,并且总终保证的是CK比所有的地址线都长,即:地址线<ck<地址线+200mil。这个只是个人的设计方法,仅供参考
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 15:18 , Processed in 0.062840 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表