找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1779|回复: 3
打印 上一主题 下一主题

LVDS的共模电感放置问题

[复制链接]

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
跳转到指定楼层
1#
发表于 2008-9-22 11:17 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请问在LVDS的差分布线中,共模电感的放置有什么要求么?是靠近输出端子还是靠近芯片?
( }& U  K3 U  ?  Y( ~8 W; nPS:原理图中,共模电感附近还有接地电容,我理解应该是构成LC滤波的
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

24

主题

324

帖子

4000

积分

五级会员(50)

Rank: 5

积分
4000
4#
发表于 2008-9-23 14:55 | 只看该作者
common mode chock一般都是for EMI的吧,而且要靠近connector摆放。

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
3#
 楼主| 发表于 2008-9-23 14:08 | 只看该作者
可能是我表述的不是很明白,应该不是跨接电阻。是这样的:主芯片出来的LVDS信号,准备接到插座上,但是走线在板子上辐射大,所以添加了共模电感+滤波电容(个人理解),电容是必须要放在插座附近的(这个我也不明白,是为了信号在出去板子以后考虑的?),但是电感放在哪里就比较困惑:如果尽量靠近芯片的pin,也就是想在始端滤出共模部分;但是如果放在插座附近,组成LC滤波回路??  困惑中……

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
2#
发表于 2008-9-23 12:31 | 只看该作者
对对接的过程中,是没有电感的,因该是跨接电阻吧,如果是电感对高速信号是阻抗无穷大,不合适吧。% Z/ r5 O/ H: J; e6 m' ^; ]! g: Q! a

7 ^  j3 a6 e+ d8 Q6 R这个电容式共模滤波作用的,通常跨接电阻是100欧姆,根据芯片的特性,做的好的芯片会有3pin, 电阻2端各接一个pin,电阻中间接一个pin(此时电阻100欧姆是2个50欧姆组成的),作为共模电压取样点;但是一些没有这个共模电压取样点的芯片,如果也这么设计的时候通常就外加一个共模滤波电容。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 07:30 , Processed in 0.084329 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表