找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1070|回复: 4
打印 上一主题 下一主题

大家评价下我的DDR信号是否有啥问题

[复制链接]

25

主题

104

帖子

651

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
651
跳转到指定楼层
1#
发表于 2008-9-18 11:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我的电路连接是这样的,主芯片和DDR之间用47R的电阻串联.下面的图是带S的是表示靠主芯片的一端.大伙帮我看下这样的信号是否对EMI有影响.其中时间和电压量程都没有改变过
, p3 F+ {4 u* r) K7 Q) ~
4 }1 U/ `7 ^7 D# B6 X[ 本帖最后由 cfqz11234 于 2008-9-18 11:41 编辑 ]

ddrclk.GIF (7.51 KB, 下载次数: 2)

ddrclk.GIF

ddrclk_s.GIF (15.8 KB, 下载次数: 1)

ddrclk_s.GIF

ddradd3s.GIF (10.65 KB, 下载次数: 1)

ddradd3s.GIF

ddradd3.GIF (9.15 KB, 下载次数: 1)

ddradd3.GIF

ddrda11.GIF (8.95 KB, 下载次数: 1)

ddrda11.GIF

ddrda11s.GIF (8.9 KB, 下载次数: 1)

ddrda11s.GIF
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

25

主题

104

帖子

651

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
651
2#
 楼主| 发表于 2008-9-18 18:14 | 只看该作者
怎么没有人回答下啊.!

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
3#
发表于 2008-9-20 09:29 | 只看该作者
agilent oscillograph test wave???, G) r9 M9 o  b8 v0 P1 e+ o5 S

1 h) Q: l9 V: S! L8 n3 ]8 Ydata11和address3看起来到还好。& x* I+ x6 C1 k- v/ S
输入DDR端的CLK幅度同CPU clk相比已经下降了一半,衰减比较厉害,不过CLK沿率还好。0 x8 r) q" S7 X8 c( P0 G

" X# m( w9 C2 w( m[ 本帖最后由 forevercgh 于 2008-9-20 09:31 编辑 ]
sagarmatha

25

主题

104

帖子

651

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
651
4#
 楼主| 发表于 2008-9-23 13:05 | 只看该作者
我就是让它的CLK信号幅度小的,小点的话对其他信号的影响应该会小点,我是这样理解的,所以匹配电阻放大了一些,

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
5#
发表于 2008-9-23 13:36 | 只看该作者
满足门限要求就好。
sagarmatha
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 10:48 , Processed in 0.075796 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表