找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 471|回复: 9
打印 上一主题 下一主题

怎么能不用原理图,直接画PCB?请大家指导~

[复制链接]

3

主题

29

帖子

49

积分

二级会员(20)

Rank: 2Rank: 2

积分
49
跳转到指定楼层
1#
发表于 2015-4-10 11:37 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
cadence PCB editor 没有网表网表文件可以直接 layerout么?比如结构给的dxf 文件 ,导进PCB editor 怎么直接layerout?论坛内有有关这个问题的帖子,但是阅读权限不够,看不了,新手请大家指导~谢谢大家。! y( D2 e3 U" b1 Z- l7 z% i
  z" q/ V5 c; X. X, ^# {& [
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

3

主题

29

帖子

49

积分

二级会员(20)

Rank: 2Rank: 2

积分
49
10#
 楼主| 发表于 2015-4-13 10:29 | 只看该作者
dzkcool 发表于 2015-4-11 13:32
3 m! e3 W: x) q- Z用Part Logic增加元器件,用Net Logic增加连接关系
: P9 p" a& H6 [$ f% E, o* F" W
好的 ,谢谢~
6 V' F: u9 P7 C- J

3

主题

29

帖子

49

积分

二级会员(20)

Rank: 2Rank: 2

积分
49
9#
 楼主| 发表于 2015-4-13 10:28 | 只看该作者
nice0513 发表于 2015-4-11 09:40
6 X  ~5 T* z9 P! }好象protel可以,allegro好像不行
$ ^6 Q7 B5 O8 i3 [0 ]
可以的

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
8#
发表于 2015-4-11 13:32 | 只看该作者
用Part Logic增加元器件,用Net Logic增加连接关系

点评

好的 ,谢谢~  详情 回复 发表于 2015-4-13 10:29
专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

3

主题

37

帖子

464

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
464
7#
发表于 2015-4-11 09:40 | 只看该作者
好象protel可以,allegro好像不行

点评

可以的  详情 回复 发表于 2015-4-13 10:28

0

主题

14

帖子

0

积分

初级新手(9)

Rank: 1

积分
0
6#
发表于 2015-4-10 23:09 | 只看该作者
谢谢您的回答,是个好办法,没试过。我用logic_edit弄。熟悉了再试试你的方法,谢谢

3

主题

29

帖子

49

积分

二级会员(20)

Rank: 2Rank: 2

积分
49
5#
 楼主| 发表于 2015-4-10 17:49 | 只看该作者
ruiquan765 发表于 2015-4-10 17:43& W: f4 {9 R8 y( p+ q
没有原理 图,可以自己编写 一个网表,我就经常这样干,不过复杂的就搞不了了,简单的可以玩玩。随便导出一 ...
$ s' \% s  W1 A4 K
谢谢您的回答,是个好办法,没试过。我用logic_edit弄。熟悉了再试试你的方法,谢谢
0 r0 y7 H" c8 z$ q' e5 V3 [( b

46

主题

319

帖子

2074

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2074
4#
发表于 2015-4-10 17:43 | 只看该作者
没有原理 图,可以自己编写 一个网表,我就经常这样干,不过复杂的就搞不了了,简单的可以玩玩。随便导出一个第三方网表,然后参照格式编写 一个。下面是我自己写的网表,保存格式    .NET
% s" ^) J% P# V6 v& w( _$PACKAGES
4 ?7 A; q' q# q' S4K_conn_p0p5! 4K_conn_p0p5; J1
6 O# Y  @% F% S3 }: E) v. ISW2-EVQPUD02K! SW2-EVQPUD02K; SW1
: O& J+ j  u" N% P% f- HSW2-EVQPUD02K! SW2-EVQPUD02K; SW2+ @/ d, I0 s; w" y2 I) q, Z' J
$NETS7 @, A8 x; c5 K9 j/ ]
GND; J1.1 SW1.4 SW1.2 SW2.4 SW2.2
5 b5 Z5 m8 o! V6 \" ?+ |pgup;J1.2 SW1.3 SW1.1- a/ e  d6 a8 D) w3 `3 g
pgdn;J1.3 SW2.3 SW2.1
2 T0 e& Y; F5 C$END

点评

谢谢您的回答,是个好办法,没试过。我用logic_edit弄。熟悉了再试试你的方法,谢谢  详情 回复 发表于 2015-4-10 17:49

2

主题

608

帖子

1071

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1071
3#
发表于 2015-4-10 13:53 | 只看该作者
以前我老板,也是我师父,使用protel画图。简单的图直接纸上随便画画就开始lay板子了。神人一个,随便拿两个元件都能给我们做实验。

2

主题

608

帖子

1071

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1071
2#
发表于 2015-4-10 13:51 | 只看该作者
原理上是可以的。比如手机上的spk小板,只有两个net。封装到进来,打开uer preference 打钩logic edit enable。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-20 18:06 , Processed in 0.072846 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表