找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1163|回复: 18
打印 上一主题 下一主题

电源单点接地问题

[复制链接]

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
跳转到指定楼层
1#
发表于 2015-2-27 20:24 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我对于电源单点接地一直有点疑惑,求解,如下所有的电源转换电路,
% Z% i3 s8 {" s: b* e% U/ S! W
接地一
5 B  s+ n6 t1 h& n
6 @6 Y+ t% K+ V0 O接地二
- c8 M" z& c* f* K' ^) ~
) h. |8 {( {: ^9 x8 I) H接地三
) u; x: d- p5 z. O: Y1 l
( ~, A2 \% K9 D9 A, w: ?% p前两个图控制跟功率完全分开,第三个控制部分,功率部分接一起,请大侠门按照这个例子详细说说,我这样布局,那个性能会最好,以及这样的dc-dc电源应该怎么样布局和单点接地?
$ n6 z$ s- }" G! \) Y
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏3 支持!支持! 反对!反对!

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
推荐
 楼主| 发表于 2015-3-1 20:36 | 只看该作者
fallen 发表于 2015-2-28 20:59
" I, H! h6 p& R$ E  k' t单点接地就是没有电势差。表层那个大铜皮不是多余的,你可以参考ADI的文档:如何减少DC-DC地弹的影响(名 ...

+ Q6 r; ?3 m; g7 ^$ B% a谢谢回复。我看那了版主推荐的那个文档中关于buck电路的那部分,文档大概说有两点,一就是布局的时候要减小磁通量变化的回路的面积(也就是cvin 上mos 下mos这三个器件构成的面积);二,也提到了将回路的地进行人为的分割处理   例如 “但即使使用第二层整$ p8 [+ U- Q* [( n
块接地平面也无法解决接地反弹问题”  。如上面的截图所示,还有就是 “在磁场和环路面积发生变化的接地回路孤岛内,沿, u1 O! k$ u3 g
着任何接地回路引起的接地反弹都受接地切割限制”;对于第二点说的地回路切割,我想请教一下版主,如果多层板,有好几个地层,那么也需要像第一个截图一样将那个磁通量变化的回路的地进行人为的隔离吗?  {& \- L) r7 m% w! q; y$ W

QQ图片20150301203606.png (72.48 KB, 下载次数: 0)

QQ图片20150301203606.png

QQ图片20150301203643.png (418.45 KB, 下载次数: 0)

QQ图片20150301203643.png

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
推荐
发表于 2015-2-28 20:59 | 只看该作者
ann_wz 发表于 2015-2-28 20:008 r: F7 k$ ]! E; T5 g7 C
感谢回复,因为我之前有在一些资料上面看到说在输入电容那里打孔或者在控制ic地管脚那里打孔,作为单点接 ...
! w3 b; K/ s/ H* q) D4 e
单点接地就是没有电势差。表层那个大铜皮不是多余的,你可以参考ADI的文档:如何减少DC-DC地弹的影响(名字大概如此),在同一层的话,信号路径是一样的。如果通过过孔到下面那层,信号是四处乱窜的。这就是为什么很多文档都强调输入电容,功率地以及输出电容地必须连接(同一层)在一起,这样每个回路可以最短。  p9 i/ i0 a. A& Q0 V* e0 g% t

2 Q+ g9 J: C- |+ E' W1 a( N

点评

谢谢回复。我看那了版主推荐的那个文档中关于buck电路的那部分,文档大概说有两点,一就是布局的时候要减小磁通量变化的回路的面积(也就是cvin 上mos 下mos这三个器件构成的面积);二,也提到了将回路的地进行人为  详情 回复 发表于 2015-3-1 20:36

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
推荐
 楼主| 发表于 2015-2-28 20:00 | 只看该作者
fallen 发表于 2015-2-28 17:11
7 i( i) O  l, g4 X/ m" r1 U看了楼主的图片,我明白你想确认什么了。
! T4 X3 T- b, k$ H. L. ]个人觉得
- ^  `$ H# [9 ^, ?" k1 控制部分的GND与功率部分的GND最好分开
3 c0 C( P3 ]% ~8 ^# g
感谢回复,因为我之前有在一些资料上面看到说在输入电容那里打孔或者在控制ic地管脚那里打孔,作为单点接地,所以对于在输入输出电容mos地那里都打孔我就有些困惑了,如果说在输入输出电容,mos地那里都打孔,那么表层那块铜皮是不是多余的?而且布局的时候我也没必要非得把输入电容地,输出电容地,mos管地尽力放到一起了?7 I, G) q- q$ M8 v0 F

点评

单点接地就是没有电势差。表层那个大铜皮不是多余的,你可以参考ADI的文档:如何减少DC-DC地弹的影响(名字大概如此),在同一层的话,信号路径是一样的。如果通过过孔到下面那层,信号是四处乱窜的。这就是为什么很  详情 回复 发表于 2015-2-28 20:59

29

主题

2646

帖子

2805

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2805
19#
发表于 2016-8-29 15:11 | 只看该作者
好贴  学习学习!!!!!!!!

0

主题

76

帖子

160

积分

二级会员(20)

Rank: 2Rank: 2

积分
160
18#
发表于 2015-12-5 20:50 | 只看该作者
站坑

0

主题

131

帖子

2541

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2541
17#
发表于 2015-6-29 08:47 | 只看该作者
学习

9

主题

33

帖子

-8916

积分

未知游客(0)

积分
-8916
16#
发表于 2015-6-10 10:10 | 只看该作者
多谢分享

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
15#
 楼主| 发表于 2015-3-2 18:23 | 只看该作者
fallen 发表于 2015-3-2 10:07
" \, y4 B& s$ y: H如果在同一层,CIN和COUT以及MOSFET的GND靠的很近并且铜皮足够大,可以不需要对其他的地平面进行分割。

% d$ E$ R. ~5 T' vok
4 Q! M/ _8 j* U2 j1 P/ v3 p1 E1 p; Y

4

主题

173

帖子

564

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
564
14#
发表于 2015-3-2 10:25 | 只看该作者
可以考虑成一个模块来LAYOUT就可以了.

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
13#
发表于 2015-3-2 10:07 | 只看该作者
如果在同一层,CIN和COUT以及MOSFET的GND靠的很近并且铜皮足够大,可以不需要对其他的地平面进行分割。

点评

ok  详情 回复 发表于 2015-3-2 18:23

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
12#
 楼主| 发表于 2015-3-1 20:37 | 只看该作者
图片又看不见了
6 o: I; ?9 K$ m+ Y! M+ n1 K) {

图片2.rar

434.04 KB, 下载次数: 9, 下载积分: 威望 -5

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
8#
发表于 2015-2-28 17:11 | 只看该作者
看了楼主的图片,我明白你想确认什么了。, p! y! E  J: f8 F, f: P) M
个人觉得4 E+ ]0 y- |& F( j; P* w, d
1 控制部分的GND与功率部分的GND最好分开
; M& E9 U2 C" Y9 s# ]9 N2 功率部分你3个图片,本人认为在单点接地上是一样的,因为你上面的铜皮是比较大的。我倾向于第二种,即在每个电容/电阻/管子的GND附近都打上GND孔。

点评

感谢回复,因为我之前有在一些资料上面看到说在输入电容那里打孔或者在控制ic地管脚那里打孔,作为单点接地,所以对于在输入输出电容mos地那里都打孔我就有些困惑了,如果说在输入输出电容,mos地那里都打孔,那么表  详情 回复 发表于 2015-2-28 20:00

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
7#
 楼主| 发表于 2015-2-28 16:50 | 只看该作者
图片传了怎么看不到,我打个包试试3 h( R) V: ]7 `' s

图片.rar

140.98 KB, 下载次数: 42, 下载积分: 威望 -5

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
6#
 楼主| 发表于 2015-2-28 16:47 | 只看该作者
原理图
* l3 L: d% d/ T4 L7 Z7 P5 L& p0 ^

00002.png (41.17 KB, 下载次数: 2)

00002.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-6-2 23:16 , Processed in 0.127917 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表