找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 477|回复: 4
打印 上一主题 下一主题

DDR2做等长在Allegro中设置问题

[复制链接]

269

主题

1016

帖子

1967

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1967
跳转到指定楼层
1#
发表于 2014-11-6 17:06 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR2做等长在Allegro约束管理设置中是否只需要设置XNET和BUS就可以了,不知道这样做是否正确?求指点
* p" T  m9 K! |( O! ?, Z
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

6

主题

56

帖子

203

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
203
5#
发表于 2014-11-13 09:48 | 只看该作者
setup - stconstraint 里面打开delay关系

269

主题

1016

帖子

1967

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1967
4#
 楼主| 发表于 2014-11-12 08:51 | 只看该作者
djsin13 发表于 2014-11-11 14:21; p2 y: d+ V3 O2 b7 m0 I" A
设置XNET后,按照数据高低字节、控制地址分组建立BUS,然后确定一个约束的参考目标;BTW,时钟线还有差分组 ...
& Q1 }, z$ E8 i! c
多谢了,分组设置在软件里面要设置那些呢。如,设置Xnet  BUSmatch group还要那些细节的设置在软件里面
9 o5 D* c, }; q

0

主题

46

帖子

233

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
233
3#
发表于 2014-11-11 14:21 | 只看该作者
设置XNET后,按照数据高低字节、控制地址分组建立BUS,然后确定一个约束的参考目标;BTW,时钟线还有差分组设置;如下0 a1 P! w# O  N" X
' l( E3 E, ^4 x

269

主题

1016

帖子

1967

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1967
2#
 楼主| 发表于 2014-11-8 09:08 | 只看该作者
没有师傅指点一下?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-23 01:03 , Processed in 0.068865 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表