找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 567|回复: 4
打印 上一主题 下一主题

RGB屏真的难过辐射吗

[复制链接]

36

主题

310

帖子

1195

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1195
跳转到指定楼层
1#
发表于 2014-10-24 21:22 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近遇到的案子,RGB屏好像辐射都不行,50MR的时钟,100M 以上明显以50M 单支超限值5-6DB 。见过好多人在时钟串磁珠或并电容,辐射明显有改显,更有把屏包排线包起来的,还过不辐射就惨了,这下子,啥法子也没有。想问下各位RBG屏真的辐射这么难吗,还是有更好的方案让样机通过认证。
9 r9 y0 z% ^/ }4 B) ?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

87

帖子

98

积分

二级会员(20)

Rank: 2Rank: 2

积分
98
5#
发表于 2017-12-8 13:47 | 只看该作者
受益良多

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
4#
发表于 2014-11-24 13:32 | 只看该作者
既然你说了成本问题,那么吸波材料是直接不会用就对了。  }7 x# |6 j( c; q# P
考虑下低成本的导电材料与连接器周围的裸露地相接。包不包FPC线可以依照测试结果来决定。. |3 ?7 b/ {& W% n* a& ]
去耦的话首先考虑RGB驱动端元件的电源去耦,目的是改善CPU的电源稳定性。
4 U3 R) l5 m" R# M7 r然后考虑接口附近电源(任意电源)的去耦,目的是降低附近同步开关噪声。
  `8 K. M4 v4 o& d9 c若仍然不行,就考虑重lay线,走带状
新年伊始,稳中求胜

36

主题

310

帖子

1195

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1195
3#
 楼主| 发表于 2014-11-4 22:03 | 只看该作者
去耦敢问有哪些措施,敢问大侠。接口一因成本问题做不了屏蔽。

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
2#
发表于 2014-10-26 10:32 | 只看该作者
主要是FPC线的问题,尽量短,连接器接口处做好屏蔽,针对500MHz以下的高次谐波都要做好去耦。5 F4 n% y2 K6 ]
新年伊始,稳中求胜
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-22 05:18 , Processed in 0.055293 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表