找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 861|回复: 2
打印 上一主题 下一主题

一个具体问题:组合逻辑在CPLD中的现象

[复制链接]

5

主题

15

帖子

401

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
401
跳转到指定楼层
1#
发表于 2014-6-7 15:19 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教大家一个实际问题:& e6 H  G& P2 x
DS[1:0]是CPLD的两个输入信号,经过如下代码锁存:0 D8 g5 c7 s5 `( K
( V, `& a- Z% k' J5 @
always @(posedge Clk or negedge nReset)
. b$ G$ P7 Z& a5 J2 nbegin 4 q# V: t, f  _8 I" m; N
        if (!nReset) begin8 c5 U- n9 d! X
                DSXout <= 1'b1;, y5 g& c7 c" b$ A" v" W2 p/ Q
                NDSX <= 1'b1;
7 o- O7 z$ R" ~$ h4 [3 q; {                end$ r: o# C1 w& x+ l( S* e
         else begin1 n6 o. W3 V# X+ o9 q
                 NDSX <= & DS; 1 p  X) L" |9 Z( G
                DSXout <= NDSX;2 a4 a& @# [- r
                end4 P' f) v8 F( X; J4 K7 d7 R& H
end
% j1 G$ Q. ?" t8 g8 I为何会在导入FPGA后的signaltap上看到如图1所示的情况??按照我的理解,虽然&DS作为组合逻辑可能有不稳定的地方,但也应该是竞争冒险那种情况、高低电平切换的边缘出问题??因为我在CPLD信号输入的源端用示波器点了,输入并没有毛刺(如图2,探头接地粗糙所以过冲大),那么该如何分析问题的来源,是逻辑写法问题还是CPLD管脚接触不良呢...求赐教!

1.jpg (12.84 KB, 下载次数: 0)

图1,最上面的信号是下面两个相与

图1,最上面的信号是下面两个相与

2.jpg (32.92 KB, 下载次数: 0)

示波器点的信号

示波器点的信号
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

49

主题

670

帖子

4310

积分

五级会员(50)

Rank: 5

积分
4310
2#
发表于 2014-6-9 13:49 | 只看该作者
你这个CLK是有源晶振 或 PLL的时钟吧?5 z6 B: U% L1 K" c8 a9 ~+ a
你先把异步信号DS打2次DFF,在把它送到NDSX。
$ \" E( Q" ?: K) ]) t: K* s: u. Xreg[3:0] DS_Q9 h; M+ d0 M# l1 j7 D% ]. X5 g
always(posedge CLK or...)
: x& T' D4 G. R4 N; C4 Y...
7 g. T( z3 l) S9 @+ f  K# k, zelse
% Z$ B9 S% X8 Y& G% Dbegin
4 m7 k) I! [( u7 B; y/ Z  f: L  U DS_Q[3:2]<={DS_Q[2],DS[1]};  X( Y! p% s6 `) }
DS_Q[1:0]<={DS_Q[0],DS0]};
; x$ a+ f  u: ~7 hend* N0 ?3 H( g" l; w, H
-----------------------------------------1 v8 p7 G% Y0 ]9 z% W, ~
把DS_Q[3] && DS_Q[1]  送给你上面的NDSX 寄存器。然后再来测测输出波形。再来看看你的探头接地点位置,探头环路面积是不是合适。就按最近接地和最小环路测下波形,还是这样吗? 还是得话应该和CODE没有关系。- v  [+ z5 t) [- M" |2 z

* P, |2 s1 X  g) x) }那在看看PCB设计,VCCIO的滤波电容?0 l- I9 Y/ ]/ e2 ]& ?

$ @" Q! D# l$ z# B$ c! T对了你把时基看看。下拉多少时间?ns级别?1 @; e0 }$ [; z* d/ g9 [; s
硬件工程师[原理图+PCB],电驱动方面,无刷控制器,电动工具,太阳能无刷泵,锂电保护板,仅限Altium。

49

主题

670

帖子

4310

积分

五级会员(50)

Rank: 5

积分
4310
3#
发表于 2014-6-10 08:11 | 只看该作者
本帖最后由 zgq800712 于 2014-6-10 08:32 编辑 1 D3 p2 X3 Y' O2 P. n
! Q9 u+ }2 ]' Q- ?; M

( q5 [" `3 O7 Z4 Wsignaltap测的只要是符合LVTTL LVCOMS他们的阀值对器件来说就是个0或1;
4 M) S- g5 Q) o) ^- U7 O先确认下你的信号频率有多高,10ns级别? 测试方法对吗?
8 Y! ?4 Q! q8 g0 `
5 s" I0 e# u1 _- ?8 s看样子你的示波器应该不错,不是我那种坑爹的示波器。100M的带宽最多看看20M差不多,50M完全正弦。如果是泰克的话还是有方波的样子。
' r  S; C, E. u. k# ^: U3 P9 j8 r
硬件工程师[原理图+PCB],电驱动方面,无刷控制器,电动工具,太阳能无刷泵,锂电保护板,仅限Altium。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 03:29 , Processed in 0.066603 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表