找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 829|回复: 3
打印 上一主题 下一主题

xilinx 7系列 高速数据接收

[复制链接]

9

主题

71

帖子

709

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
709
跳转到指定楼层
1#
发表于 2014-5-6 20:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 飞雪逐青 于 2014-5-7 08:27 编辑 " b* `& x# f5 z8 Q3 O) X

7 Y* F% L5 ~; K- |+ exilinx k7  一个 selectio ip 最大只能接收16bits 的数据,ADC输出32bits 高速数据但是只有1路时钟,此时需要两个selectio ip,是否一定需要在在板子上对时钟进行分路?FPGA内部有没有解决方案?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

4

主题

43

帖子

913

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
913
2#
发表于 2014-5-8 10:11 | 只看该作者
FPGA上可以对时钟做处理,但是那样一来时钟就跟数据不同步了,代价岂不是更大?

4

主题

43

帖子

913

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
913
3#
发表于 2014-5-9 08:27 | 只看该作者
还有一种解决方案,就是在两个ip外面做一个wrapper,引一个时钟进来,在wrapper里面分路送给两个ip。这应该是最简单的,没有增加太多额外的逻辑。

9

主题

71

帖子

709

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
709
4#
 楼主| 发表于 2014-5-10 12:59 | 只看该作者
lvsy 发表于 2014-5-9 08:27
! O- c/ ?3 ~* m( c( a, ]) ~还有一种解决方案,就是在两个ip外面做一个wrapper,引一个时钟进来,在wrapper里面分路送给两个ip。这应该 ...

5 p: A7 E4 I+ `! b$ W多谢,再研究研究!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 06:37 , Processed in 0.068132 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表