|
.... 电容退耦半径是隶属于电容储能角度观点下的概念 ....。( Q2 K1 t5 n$ I p, i0 i+ L
' I. Q, Y' L, T
我看到最早有關去耦半徑的 Paper 是加州大學的 Huabo Chen and Jiayuan Fang 在 EPEP conference in 2001 所發表的,[Effective Decoupling Radius of Decoupling Capacitor]。
5 f) z3 p8 {7 q5 G0 f+ r幾個結論:3 x4 [9 r2 C" T/ s
1. 去耦效果佳的頻帶為"去耦電容的自諧振頻率低一點" 到 "自諧振頻率點" 之間的範圍。( I @+ K, B: m4 w3 z% y2 m7 W
2. ESL 越小,去耦半徑越大。
5 g! y0 b3 r" `9 \. C4 x3. 不同電容值在不同頻帶有效去耦。
1 {. n! m# O) [0 e; z% j4. 電源平板間距越小,越可供高頻段去耦。7 ?# }- s M7 m) L
8 z# x9 C; Q; e/ U* Z
以上可以用在板級的去耦設計概念。4 K1 ^; a a& t0 @, S
所以說 "电容退耦半径是隶属于电容储能角度观点"我並不認同,。7 r, j! v4 E. [% E( t4 x5 C+ m
近代都是以仿真工具來輔助 PDN 的設計。去耦半徑只是方向性概念,它依然受數個參數影響,不過以早期 只說"去耦電容越靠近芯片越好"的簡單說法,可算是一個客觀性的評判準則。
. R2 k4 o, M/ }8 ]# ^! m% ~ |
|