找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1524|回复: 10
打印 上一主题 下一主题

请教,关于DDR2的时钟管脚

[复制链接]

5

主题

15

帖子

401

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
401
跳转到指定楼层
1#
发表于 2014-4-12 15:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
第一次用DDR2(Micron的MT47H32M16HR),对应的FPGA是CycloneIII系列的EP3C25,DQS之类的管脚是不支持差分模式的。
% n( o' l0 a0 e) R$ T请教各位大虾,DDR2的时钟管脚(CK, CK#)在altera的文档“Planning Pin and FPGA Resources”里面的“Pin Connection Guidelines Tables”中建议的方式如下:
1 J9 f! H2 V# q8 D( k6 U5 e; {4 t. u. `5 v; a7 l
If you are using single-ended DQS signaling, place any unused DQ or DQS pins with DIFFOUT capability in the same bank or on the sameside as the data pins.* N4 H7 J0 z% L$ l/ c
* ?, A( i+ V0 m3 s1 _, I
怎么理解这句话?是说找同一个bank或side里面、DQ定义没有用到的管脚里凑出一个差分对给CK和CK#吗?
$ `- x- u2 d; J5 \  C- z% O" Z! \! A. X- {( S( N
为什么CK和CK#不用这个bank的PLL呢?
3 X1 u  q  z% `  t8 l8 n7 D. u7 W) U) S9 v. P0 s4 O1 ^
多谢!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
2#
发表于 2014-4-14 09:46 | 只看该作者
你对差分线的理解有误。
5 F( t. v' ~. G# [; iFPGA如果DQS是单端而不是差分,那么DRAM的DQS只接一个,而另外一个做termination。估计是100欧姆接地。

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
3#
发表于 2014-4-14 09:55 | 只看该作者
翻查了以前的设计,FPGA的DQS接DRAM的DQS+,DRAM的DQS-可以悬空,这是验证过的;如果不放心,可以把DQS-放个电阻接地。

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
4#
发表于 2014-4-14 11:23 | 只看该作者
答案就在影片中,請看 VCR!
1 s  M9 S" l7 t8 S. G& G$ {4 x3 |. o( ?7 S0 J' _" y) i1 ^
6 E! P5 ^% J' o3 t- Y4 ^
3 T& G% S3 N5 o! y5 c+ }
Pin Connection Guidelines Tables% F9 g' t+ _3 i# f2 K
The following table lists the FPGA pin utilization for DDR, DDR2, and DDR3 SDRAM without leveling interfaces.

emi_plan_pin_resources.pdf

1.17 MB, 下载次数: 93, 下载积分: 威望 -5

哈士奇是一種連主人都咬的爛狗!

5

主题

15

帖子

401

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
401
5#
 楼主| 发表于 2014-4-14 19:25 | 只看该作者
part99 发表于 2014-4-14 09:55& R- B9 {8 e: X2 F' a$ S0 o$ e
翻查了以前的设计,FPGA的DQS接DRAM的DQS+,DRAM的DQS-可以悬空,这是验证过的;如果不放心,可以把DQS-放 ...

$ x2 U4 Q! i: k* U哦多谢提醒!DQSn我打算悬空处理的。/ r3 N- a6 m4 z6 U
现在主要是困惑CK和CKn怎么接?我翻到一份前人的设计,就是接的普通一对差分对;怎么不用PLL管脚呢,做时钟不是性能更好?
% G  A* l- y1 q& L# E. T

5

主题

15

帖子

401

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
401
6#
 楼主| 发表于 2014-4-14 19:43 | 只看该作者
超級狗 发表于 2014-4-14 11:23% K: k1 d7 L2 j5 E+ x; g
答案就在影片中,請看 VCR!0 |* Q) _8 Z. E& T2 K. D

" B. ^4 N0 T- I, b8 e" f; J7 U
# Z: s& e7 I( r! _6 h/ b
呃... 弱弱的问,without leveling interfaces是什么意思啊?这句话是重点句么?木有参悟...

点评

小弟洋文也不好啦!如果理解有誤,不要打人。T_T  发表于 2014-4-15 10:50

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
7#
发表于 2014-4-14 21:24 | 只看该作者
啊替拉(Altera)的建議是說,這樣的安排對 DDR ~ DDR3 的應用是最佳化。
/ U& ^9 _8 w9 {% N  U4 W" O5 u  H& v5 u
你今天用的是 DDR2,將來若有改為速度更快的 DDR3 的需求,還是可以用同一顆 FPGA 來達成,毋須再選擇速度更高的 FPGA。( S9 T" H7 h! i6 z
' q) s( l/ R& b4 @. \: t5 B, q% W- ~
without leveling interfaces = 不需要提升界面效能- G% g( I: {4 H- e! g

; P4 \2 b, u7 P
哈士奇是一種連主人都咬的爛狗!

49

主题

670

帖子

4310

积分

五级会员(50)

Rank: 5

积分
4310
8#
发表于 2014-4-15 12:35 | 只看该作者
就是叫你吧脚放在    DDR数据口的同一个bank内最差也要放同一个边内(同是左边/上边/下边,这样距离近,最后布线后的timing delay肯定是最好的),
' E/ A2 P+ m1 D0 Z, D: l9 w9 V2 p并且是放在没有用完的DQ或DQS 并且这个脚是带差分对的脚。 比如PINL10_DIFFp,PINL11_DIFFn.4 d9 }7 r  h  q/ h, R/ a

, f# Q' D  V7 v
1 m8 \5 M3 o  ^
硬件工程师[原理图+PCB],电驱动方面,无刷控制器,电动工具,太阳能无刷泵,锂电保护板,仅限Altium。

4

主题

43

帖子

913

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
913
9#
发表于 2014-4-15 14:34 | 只看该作者
本帖最后由 lvsy 于 2014-4-15 14:43 编辑 $ k3 `% y" K% U# @& o2 c
小谢青枫 发表于 2014-4-14 19:250 e. h  J- Z4 Z8 ~# P
哦多谢提醒!DQSn我打算悬空处理的。
& E) X1 K9 M5 @# E" g% p3 D# X现在主要是困惑CK和CKn怎么接?我翻到一份前人的设计,就是接的普 ...

# z7 B0 T; Q) \
0 n& a( z* a! g+ L5 i- a$ cCK/CKn肯定不能直接从PLL直接输出,要跟据地址/命令信号对齐的。

5

主题

15

帖子

401

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
401
10#
 楼主| 发表于 2014-4-16 21:40 | 只看该作者
好的,多谢各位指教!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 00:20 , Processed in 0.079535 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表