|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 arkon 于 2013-9-17 20:33 编辑 , L: l) x' ^8 k2 w. j5 a! T
* r; n4 I2 v7 |& ?
自己参考别人的设计做了个四层板,简单布局后,对S3C2416连接DDR2的部分尝试了布线,现在有几个问题请教大家,望高手指点。
, `' \7 p" ?2 d, t1.关于阻抗匹配的问题。在设计时没有加端接电阻,个人感觉只要能够控制好传输线的阻抗与源端匹配,是不是就可以解决阻抗匹配的问题?而这个阻抗控制可以通过板的层叠结构来实现,这个在加工PCB的时候是不是可以自己制定阻抗要求?
7 ` T: ?/ ]2 k; e- I2.本人能力实在有限,本来只想在顶层和底层走线,保证阻抗连续,但是后来发现实在没有办法,就把地址线和一部分数据线在电源层走线了,这样导致电源层不完整了,是否会影响阻抗连续?
* L% W5 w" A) Z2 W3.关于等长的问题。数据线应该是分组等长的,因为只是尝试布线,仅仅布通了,考虑到后面可能走蛇形线。布线中有一部分数据线换层了,过孔对等长有什么影响?5 m! V+ i% V$ I* T/ T; {' ~
4.时钟差分问题。实在不明白这个2416的两条时钟线引脚怎么这么远,走差分真感觉有点纠结,而且没办法也换层了,这个有没有什么影响?: b7 ^/ g( k! @0 b. @* ^
本人没什么经验,很多东西感觉距离理想化实在有差距,不知道会不会有问题。但是空间和层数有限啊,BGA扇出把线序理清了真是够麻烦的。对Hyperlynx仿真也是一知半解,找个DDR2的IBIS也找不到。前期仿真的话好像也就是看看阻抗能不能匹配,至于时序好像只能控制等长了,也没什么仿真办法吧。
9 Y$ j+ T( Q9 z4 F0 p把PCB上传了,请高手指点。
8 l' g- J! H- G; A) ~$ h; h使用的格式是PADS 9.3$ v& {2 b& C! L; n/ c, r
* u( p* k+ x# w2 ?" ]- L
& A( b; X# S5 E1 I z& d+ C3 a担心有些朋友的软件版本低,再传个2007的。
/ I% M1 c, n. ?; U) h* G5 }6 O. i) y9 C; H& r
7 M& u" n- a; d* c; q
|
|