找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 569|回复: 3
打印 上一主题 下一主题

上拉电阻使用

[复制链接]

1

主题

48

帖子

798

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
798
跳转到指定楼层
1#
发表于 2013-1-19 09:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路
. H0 j, t1 i  {2 C5 F% f% ?# Z! u
4 Y; t1 f9 c4 E2、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。& s* R5 p" }/ y1 k  u- t8 s

+ b: ~) ^; g# ~+ u# s3、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。" c" Z: {7 N$ b0 S0 L$ t

! U: f. U. q4 u" c% `4、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值
( v0 S$ L# |: V/ G7 P# V. a2 }0 X' D$ S7 y0 A( n4 ]7 `
5、OC门电路必须加上拉电阻,以提高输出的搞电平值
4 c9 G. h4 O  ?( d& r
  B" x$ v* i$ p, X; E$ Z. S6、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻
9 t  W, k! n- C# C, L1 u  A
- Q3 N7 U8 a) I0 I上拉电阻阻值的选择原则包括:2 E3 |, k. |- m8 g

( Z) b2 V- r# r" }1 ]  f1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小
4 `) D$ m" R% z7 O% ^  G" S& \
5 Z* O, F9 n4 v' C4 x2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大
4 N1 `; d9 U4 P( ~, U7 U  A% L5 R1 K4 ^& b. ^, U
3、对于高速电路,过大的上拉电阻可能边沿变平缓; c- |* m' i: S8 T6 E; f- ]
8 H7 y9 e0 X) z; q" L
综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。  D; e8 e6 w, e

3 L  w' o+ Y0 x& Q9 J, a3 k

评分

参与人数 3贡献 +25 收起 理由
lap + 10 相当给力,强烈支持
hejie + 5
李泽尚 + 10 赞一个!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
2#
发表于 2013-1-19 10:00 | 只看该作者
学习了~顶~~

29

主题

1008

帖子

7438

积分

六级会员(60)

Rank: 6Rank: 6

积分
7438
3#
发表于 2013-1-19 15:54 | 只看该作者
路过,受教了

1

主题

38

帖子

617

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
617
4#
发表于 2013-1-26 12:49 | 只看该作者
学习了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 09:59 , Processed in 0.077969 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表