|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
总结有三方面: l& a8 W5 X3 {% ^7 C, @1 C
一、布局与布线是PCB设计中的两个最重要内容; }+ O X4 O" c% A
所谓布局就是把电路图上所有的元器件都合理地 安排到有限面积的PCB上。最关键的问题是:开关、按钮、旋钮等操作件,以及结构件(以下简称“特殊元件”)等,必须被安排在指定的位置上;其他元器件的 位置安排,必须同时兼顾到布线的布通率和电气性能的最优化,以及今后的生产工艺和造价等多方面因素。这种“兼顾”往往是对设计师的水平和经验的挑战。布线 就是在布局之后,通过设计铜铂的走线图,按照原理图连通所有的走线。显然,布局的合理程度直接影响布线的成功率,往往在布线过程中还需要对布局作适当的调 整。布线设计可以采用双层走线和单层走线,对于极其复杂的设计也可以考虑采用多层布线方案,但为了降低产品的造价,一般应尽量采用单层布线方案。对于个别 无法布通的走线,可以采用标准间距短跳线或长跳线(软线)连通。) Y- B! G; L4 k2 W+ `$ X" V/ L
二、PCB设计的一般原则
0 R% m8 A- p$ c0 _# L+ J6 {! _1.PCB尺寸大小和形状的确定# m1 u8 P$ ~1 ?4 r n/ L
首先根据产品的机械结构确定。当空间位置较富余时,应尽量选择小面积的PCB。因为面积太大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加,但还要充分考虑到元器件的散热和邻近走线易受干扰等因素。! B$ z" I6 X m
2.布局 6 ~( r4 `- A9 I$ B# p9 e; d8 _
特殊元件的布局原则 * q3 y. @! D& Q6 E
①尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。
# k9 F) F/ o% \' o( o②某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。
% F+ I7 o2 P- u+ K1 H( @③重量超过15g的元器件、应当用支架加以固定,然后焊接。那些又大又重、发热量多的元器件,不宜装在印制板上,而应装在整机的机箱底板上,且应考虑散热问题。热敏元件应远离发热元件。0 a2 S+ O( o: C" X) J
④对于电位器、可调电感线圈、可变电容器、微动开关等可调元件的布局应考虑整机的结构要求。若是机内调节,应放在印制板上方便于调节的地方;若是机外调节,其位置要与调节旋钮在机箱面板上的位置相适应。
$ f" v/ A8 K, \5 J" D" K⑤应留出PCB定位孔及固定支架所占用的位置。
5 l5 z8 ^ B) G) F普通元器件的布局原则
, ?! }0 Q+ Q4 I- E①按照电路的流程安排各个电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的流向。$ f8 ^( o( [& m' r9 h2 `6 U1 e
②以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上.尽量减少和缩短各元器件之间的引线和连接。# {' ]& m! c* B3 Z
③在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件平行排列。这样,不但美观.而且装焊容易.易于批量生产。
' K# h# B- i( O4 ~3 K4 f④位于电路板边缘的元器件,离电路板边缘一般不小于2mm。电路板的最佳形状为矩形。长宽比为3:2成4:3。电路板面尺寸大于200x150mm时.应考虑电路板所受的机械强度。
. D; o+ A5 P9 k3.布线 - _$ z/ [, j' \; P4 W
①相同信号的电路模块输入端与输出端的导线应尽量避免相邻平行。最好加线间地线,以免发生反馈藕合。# v! \7 N2 f5 s0 i3 q
② 印制铜铂导线的最小宽度主要由导线与绝缘基扳间的粘附强度和流过它们的电流值决定。当铜箔厚度为 0.05mm,导线宽度为1.5mm时,通过2A的电流,温升不会高于3℃,可满足一般的设计要求,其他情况下的铜铂宽度选择可依次类推。对于集成电路, 尤其是数字电路,通常选0.02-0.3mm导线宽度就可以了。当然,只要允许,还是尽可能用宽线.尤其是电源线和地线。导线的最小间距主要由最坏情况下 的线间绝缘电阻和击穿电压决定。对于集成电路,尤其是数字电路,只要工艺允许,可使间距小至0.5mm。
3 J" m" H% D, h- {5 d* y③由于直角或锐角在高频电路中会影响电气性能,因此印制铜铂导线的拐弯处一般取圆弧形。此外,尽量避免使用大面积铜箔,否则.长时间受热时,易发生铜箔膨胀和脱落现象。必须用大面积铜箔时,最好用栅格状.这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。4 ^$ t6 t: H& v
4.焊盘
+ R) {9 l: o2 V( ?! Q/ b焊 盘用来焊接元器件的引脚,对于无固定支架的元器件,焊盘也起到支撑、固定元器件的承重作用。焊盘中心孔要比元器件引线直径稍大一些,但焊盘太大时易形成虚 焊。一般情况下,焊盘外径D不小于(d+1.2)mm,其中d为焊盘中心孔径。对高密度的数字电路,焊盘最小直径可取(d+1.0)mm。在位置许可的情 况下,焊盘面积宜大不宜小;位置拥挤时,也可采用异型(椭圆或长方形)焊盘,以增加焊盘的实际有效面积。- Z3 {* ^. r! v7 W( u. X0 q
三、PCB及电路抗干扰措施' p! m; C$ ]& W! i& }( S3 G* G: ~
抗干扰设计与具体电路有着密切的关系,是一个很复杂的技术问题。这里仅就PCB抗干扰设计中的几项最基本的措施做一些简要说明。更详细的方法请参阅专业书籍。. O( V$ M0 ~8 a6 {
1.电源线设计
& W ?/ @# A( I5 l! U- D根据印制线路板电流的大小,尽量加粗电源线宽度,减少环路电阻。尤其要注意使电源线、地线中的供电方向,与数据、信号的传递方向相反,即:从末级向前级推进的供电方式,这样有助于增强抗噪声能力。5 Z3 ~0 D- C9 I# `# v
2.地线设计
) N, R% F7 o$ l9 j; J5 W4 \地线既是特殊的电源线,也是信号线。除了遵循电源线设计的一般原则外,还要做到:
& q/ a X% A6 v2 Z( q9 I① 不同的信号对地线的结构有不同的要求。数字地与模拟地分开,若线路板上既有逻辑电路又有线性电路,应使它们尽量分开;低频电路的地应尽量采用单点并联接 地,实际布线有困难时可部分串联后再并联接地;高频电路宜采用多点串联接地,地线应短而粗,高频元件周围尽量用栅格状大面积地箔。
# R: M3 k5 Z1 w, z% X' X4 ]4 r②接地线应尽量加粗。若接地线太细,接地电位将随电流的变化和信号频率的变化而变化,使噪声加大,严重时将引起自激。因此应尽量加粗接地线,使它能通过三倍于印制板上的允许电流。如有可能,接地线宽度应在2-3mm以上。 j. O1 T. e2 Q: {1 ]8 b
③数字电路系统的接地线构成闭环路,能提高抗噪声能力。
5 x @5 ^! r" [1 A9 ^3.退藕电容配置 PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容,以提高电源回路的抗干扰能力。退藕电容的一般配置原则是:. [7 X( R8 ]# T& {& M9 }/ L
①电源输入端跨接10-100uf的电解电容器。如有可能,接100uF以上的更好。3 K0 w7 j& |+ j2 |! M3 ~ f
②原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容,如遇印制板空隙不够,可每4-8个芯片布置一个1-10pF的钽电容。
( n$ D0 x! K3 E7 G* i5 `③对于抗噪能力弱、关断时电源变化大的器件,如 RAM、ROM存储器件,应在芯片的电源线和地线引脚之间直接接入退藕电容。
; G9 ~7 h) h2 G: c④电容引线不能太长,尤其是高频旁路电容不能有引线。此外,还应注意以下两点:3 P% x1 `* T5 L5 d" t
a)在印制板中有接触器、继电器、按钮等元件时,操作它们时均会产生较大火花放电,必须采用RC电路来吸收放电电流。一般R取1-2K,C取2.2-47UF。1 r X! V6 w4 B" A; B8 W
b)CMOS的输入阻抗很高,且易受感应干扰,因此在使用时对不用使用的端子要接地或接正电源。/ T5 Q# m, e: G+ R+ U
四、PCB设计的一般步骤: |) a4 Q# E( L' @9 C! D, E
确定PCB尺寸、形状;确定特殊元件的位置;确定普通元器件位置;尝试布线;修改布局;布设短线;布设长线;优化电源线;工艺设计;标注与文字。) n# z1 ]# |3 |, J1 x( u
可以借助PROTEL等PCB辅助设计软件,辅助完成布线设计。 |
|