|
yuxuan51 发表于 2012-5-9 15:48 & {5 M. N: u# \! Z* o' R+ s2 z$ q5 s
没有人继续讨论了么。。。那我先说下我的看法吧
9 M( r! x P; r7 A; w7 \! r& c# z' X+ v# W, N% P9 j' S
首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ... - v5 m/ b% H6 w# T
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,
! n. d/ l; y0 l9 T% ~; Q, L; N0 P- u Q
0 k) e- Z! o# K
- B/ |6 J% E. B, y6 @) Ohigh speed里翻出来的源同步总线的结构图.
: m8 q- `. ?7 W+ M
; M# x% D$ i% R: z0 K( V3 i" L8 N由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.
2 I# }9 e) O& d. ?/ V1 q% D
& \6 s1 j8 v/ u; G, J9 l y不知理解是否正确,欢迎拍砖. |
|