找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 14174|回复: 37
打印 上一主题 下一主题

[仿真讨论] DDR2中clock与dqs之间的时序关系

    [复制链接]

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
跳转到指定楼层
1#
发表于 2012-5-9 11:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们都知道,DDR2为源同步时钟的时序关系,其中dq/dm与dqs, address/command与clock,这两组的时序关系比较明朗,即前者为数据,后者为数据的触发信号,DDR2还有一组即dqs与clock的时序关系,这两者似乎只有在驱动端有联系,而在接收端没太大的联系,对于这一组的信号时序一直存在疑惑,望高手解疑,另欢迎大家讨论,重赏!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏8 支持!支持!1 反对!反对!

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
推荐
发表于 2015-2-2 19:21 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20% z8 n9 o5 }% r- f+ |
你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...

$ \0 [! e+ ], y/ i; C4 r读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?

0

主题

24

帖子

205

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
205
推荐
发表于 2016-12-1 16:43 | 只看该作者
DQS可以根据CLK调节来更好的匹配DQ

0

主题

29

帖子

153

积分

二级会员(20)

Rank: 2Rank: 2

积分
153
推荐
发表于 2017-10-12 15:34 | 只看该作者
学习了,留下足迹,谢谢!

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
2#
发表于 2012-5-9 12:51 | 只看该作者
个人观点:
7 K) j9 U: n5 ?/ L$ M3 H1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;* [; @; K& {* M: X; J
2、clock在发出读或写操作后过一定时间后,才会触发DQS信号,因此clock与DQS没有很严格的时序关系;

点评

非常感谢您的支持, 另dqs信号也双向的  发表于 2012-5-9 13:15

评分

参与人数 1贡献 +7 收起 理由
icy88 + 7 感谢支持

查看全部评分

专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
3#
发表于 2012-5-9 13:03 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 13:04 编辑 , B7 |: P# O, s$ Q1 S
dzkcool 发表于 2012-5-9 12:51
0 b- z( T& \' R7 A# M3 ^% a4 B个人观点:
7 F( `! _3 p5 X. z# p! V* }0 Y1 f! L1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;
& y( J5 R$ y8 f% V; E2、clock在发出读或写操 ...
6 R/ P" L5 p* M+ w3 A: ]2 @9 I
6 Y0 z* T: [5 k
源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4

查看全部评分

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
4#
发表于 2012-5-9 13:10 | 只看该作者
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个关系。是因为Memory controller可以调整DQS 与CLK的时序关系,所以只要布线不是很夸张,这个时序就不会出问题。

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4 感谢支持

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
5#
 楼主| 发表于 2012-5-9 13:13 | 只看该作者
本帖最后由 icy88 于 2012-5-9 13:18 编辑
, M/ ~- [' L7 l
4 c& G0 B" K/ z4 cjedec上关于dqs与clock之间时序关系的定义有如下几个参数:
8 `) A1 q0 g6 l2 S% @& i8 A
7 S. ]/ [! I( ]* D4 T3 T  v
9 X7 _& S0 c7 @0 `! @" g2 Y; A+ Z8 r: m& o$ a  }0 k/ m

dqs_clk1.png (307.44 KB, 下载次数: 26)

dqs_clk1.png

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
6#
 楼主| 发表于 2012-5-9 13:16 | 只看该作者
yuxuan51 发表于 2012-5-9 13:03
* R& d5 X* j+ n) d5 o源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致
9 v0 G2 y/ i* j8 o7 u+ S
还请yuxuan51帮忙分析下dqs与clock的时序关系

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
7#
 楼主| 发表于 2012-5-9 13:17 | 只看该作者
yejialu 发表于 2012-5-9 13:10   U2 d- z) z/ @" E9 ~
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...

/ m' H: ~2 u6 Z9 H5 E您说得memory controller是DDR3中的功能吧?

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
8#
发表于 2012-5-9 13:20 | 只看该作者
yejialu 发表于 2012-5-9 13:10
( w# ^- z9 f( w0 `- f对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...

8 v. g; B* J8 r1 S8 \; l0 U/ K你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证一样,所以有了个“write leveling”这个功能来保证时钟与DQS的时序,但是DDR1与DDR2貌似还没有这个功能,所以还是需要考虑DQS与CLK的关系

点评

读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?  详情 回复 发表于 2015-2-2 19:21

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
9#
发表于 2012-5-9 13:21 | 只看该作者
icy88大神啊,我还想听听你的高见呢

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
10#
发表于 2012-5-9 13:53 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20
$ k, P( E8 Z" F你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...
3 g/ j' e$ Q. ?/ V
是的,是DDR3 。DDR2 还是有DQS与CLK的等长的。

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
11#
发表于 2012-5-9 15:48 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 15:50 编辑 & Q% ]8 ~* D; J: [1 f. h0 g7 D

/ k/ O" E: H* b* T' k没有人继续讨论了么。。。那我先说下我的看法吧
& ?/ O, u- ?6 h/ a9 ^
* g  D2 ]9 {4 |首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说的读数据),DQS和CLK还是有一些指标的,下图- y2 w* o3 \- ~; ]- k5 A% K5 y
. L, I; Q, o% |

- w2 R" g  y9 d2 H: z
5 g+ J2 g3 D" r8 O1 b2 H+ r9 J: D& j& H8 `1 V9 Y9 J
" w$ j/ ^: N+ c# P) X/ {  |
这里的tDQSCK即DDR2输出DQS时相对于CLK的偏移的大小,它是个范围值,下图,在CLK沿的左边应该为最小值,即负值,在CLK沿右边为最大值,即为正值
/ t" B8 w8 m4 G) k) a' s6 O4 \
' R8 k# A6 w% H  b5 \' P( Z
  i4 Y: l" O- m4 Y$ Y) S) V/ U; M: X' `: n+ Z9 N& G8 m

1 d; X7 |1 B  ^4 r7 Z! h
8 Q2 S0 x9 c4 W+ E2 p还有两个参数为Read preamble和Read postamble,意思为读前准备状态和读后同步状态,两个都为低电平,将有效的DQS时段夹在中间,其中Read preamble大约持续一个周期左右,下图0 F8 v/ P8 Y, H5 z

* r* A1 F1 Q: O8 J4 B9 |# G# ~
& L3 H4 g6 a* e8 Z' P0 ]
8 Y  y- t) x8 w) E3 a1 k( N" ^) _" \0 Z5 r0 b

+ N' T" X' k  q# |7 O! P* }确实很少有资料提到DDR2输出数据时CLK与DQS的关系,从POWERPC系类的datasheet里也没有发现读DDR2时CLK与DQS的约束要求,个人觉得应该是控制器将接收到的DQS与CLK进行了相位调整,类似于调整DQ与DQS那样,当然仅限个人猜测,希望能看到大家更多的意见和看法

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
12#
 楼主| 发表于 2012-5-9 15:51 | 只看该作者
发篇大牛写的论文,网上找的,大家共同学习下8 P; s/ }( d2 H" ^5 F& B# o
! q1 k6 f, X/ E3 f# R& x
Channel_timing_error_analysis_for_DDR2_memory_systems.pdf (1.89 MB, 下载次数: 1811) ; T& _- u* B/ n

* v# M0 w- c7 ~6 z8 H里面有列出了ddr2种需计算的时序关系的公式
* |6 _* ?( E7 {$ G. i. @- X$ G( O1 }# P( S: K# M3 `8 A4 P/ E+ x
- E) J) T5 d0 e: z6 B& o% J

( ~. V! b5 e, H% d6 G: vIEEE网站上卖13米呢,大家珍惜阿!

评分

参与人数 1贡献 +25 收起 理由
shark4685 + 25 专研精神,鼓励下!

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
13#
 楼主| 发表于 2012-5-9 16:35 | 只看该作者
yuxuan51 发表于 2012-5-9 15:48 & {5 M. N: u# \! Z* o' R+ s2 z$ q5 s
没有人继续讨论了么。。。那我先说下我的看法吧
9 M( r! x  P; r7 A; w7 \! r& c# z' X+ v# W, N% P9 j' S
首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ...
- v5 m/ b% H6 w# T
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,
! n. d/ l; y0 l9 T% ~; Q, L; N0 P- u  Q

0 k) e- Z! o# K
- B/ |6 J% E. B, y6 @) Ohigh speed里翻出来的源同步总线的结构图.
: m8 q- `. ?7 W+ M
; M# x% D$ i% R: z0 K( V3 i" L8 N由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.
2 I# }9 e) O& d. ?/ V1 q% D
& \6 s1 j8 v/ u; G, J9 l  y不知理解是否正确,欢迎拍砖.

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
14#
发表于 2012-5-9 17:02 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 17:36 编辑
  d- ?- y7 {6 {. B1 E1 m6 W
icy88 发表于 2012-5-9 16:35
# {& H; e" _7 c8 m8 t; Y, E, e7 N我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从 ...

) q7 C  _- y- `" T2 e
3 f3 |9 U' _( \9 a) b9 O
! _3 }9 _2 `  A* o  Y两个观点:
; b: b) Q. p) J( o  \
6 Y6 y2 S* b5 k7 e9 L; h* `1.DQS虽然叫做DQ的时钟,但是它的表现形式和我们常见的时钟还是不一样的,常见的时钟形式是1010这样的重复码型,DQS不是,它只有在有进行DQ采样时才表现出1010这样的特性,所以它本质上来说还应该当做一个特殊的数据流来处理,需要时钟沿来触发采样,所以有了DQS和CLK这样的时序关系
; ?" ^# A# b: W) `" O+ B5 U9 J) Q- p2 `$ g, f
2.DQS相对于CLOCK的延迟太长的话,则数据总线占用时间过长,如果紧接着有读/写操作的话,会出现总线冲突,所以需要时序关系来约束

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
15#
发表于 2012-5-9 17:55 | 只看该作者
如果DQS与CLK的时序不对,那么DQ信号和ADD之类的信号怎么匹配呢。 DDR怎么工作呢。 所以DQS与CLK的时序是必须的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-5 03:40 , Processed in 0.090340 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表