|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。但是,由于没有Protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。! a9 W0 z9 A2 t- [- R% `# w; i
在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。: B7 C- ~# Y* i% Z
8 g9 |& E. F4 S! ^8 C; G1. 使用的工具7 j8 Q- h- M3 F5 j& p& J
a) Protel DXP SP21 k) X4 D/ S$ j3 q7 r* j
b) Cadence Design Systems, Inc. Capture CIS: H7 D3 r8 x, S' E% l( [% W( E
c) Cadence Design Systems, Inc. Orcad Layout
* e+ A/ e2 o+ G' S Fd) Cadence Design Systems, Inc. Layout2allegro# E2 \: j/ y7 C2 ~
e) Cadence Design Systems, Inc. Allegro, {( z0 i& m7 H* u; p
f) Cadence Design Systems, Inc. Specctra
! ~6 y$ a: Y5 d5 e; N K8 I5 K9 H, ]- S9 g) x t
2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS* O. _/ |/ {+ W4 s2 ~
在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。
6 ]0 P1 E- z5 u: i这里,我们仅提出几点通过实践总结出来的注意事项。
- B& ]" v% Y1 x* `1 q6 ~9 w4 |( p8 s+ e2 h7 z' F
1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。
; z' @3 Y4 G' R: i' s+ d" J4 _% ]( l4 `
2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。
f: E2 `0 g0 s m
N! ~6 S2 ^* y$ s1 O; k8 l& z3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。
& T {9 u& y* h/ i6 ?
/ f/ I2 K& p4 h/ t4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。
+ v% A5 R" a! l. {9 A基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。
5 v8 [( m/ k7 b l( x( H& N2 ~' \6 d- _4 \
3. Protel 封装库的转化
. r( J+ U" r; e; Y1 c j长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。; N/ M8 y* J6 Y
- r" k% h# n) H5 I5 }4 O5 g
1) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;
! z' k2 T# `" A) X. b3 z2) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;
; k0 K) |; l( k3 j a1 G: N1 |3) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;
' b# ?2 S; Y z! Y& V4) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。6 @4 h8 [& Q. B" e7 b( d
: [$ M9 C3 A3 s4 f' X# K$ ~4. Protel PCB到Allegro的转化
' A1 R1 E0 o: I x& m% a/ \有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。1 s6 S! i6 c$ A9 b) H
, s. Z& d/ N; k! _6 S' T1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;
7 E# C w9 [ r* [. I7 V2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。
g* m6 ^& d; `' b5 V, L* r3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:
( a9 \5 ]' B+ a& q, [4) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;" ^6 k% O1 K; I1 |' y+ \) H
5) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。在allegro中定义过孔从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。: o! _- @, Y d! A& o
Protel到Allegro转化的方法5 @. O |3 S. Z% k8 W B0 X
2 R4 [" `" {( \3 r) @
当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。
7 ?3 ~! P$ o6 k% |5 Y 但是这种变革必然会带来这样或那样的问题。由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。8 L1 e7 E. n0 _4 i
在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。
M5 }$ J9 y7 f, L% `# e" [! v 对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。3 e# u5 C# |9 Z2 u' O }
Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。
! A5 L3 A1 j8 y6 p1 e, S0 @ 这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。
$ C' l( \! s. q _1 l0 ]* Q Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:
% }8 J. h4 l0 a* V* VPackage: package type
# W/ [8 q" B( Y: d. R# ]Class: classtype# t! _1 H8 p/ z* |6 }
Pincount: total pinnumber
$ J% B" u3 q6 Z. d. ?" k3 rPinused: ...( V) t) ]; r3 N3 m; x+ J2 i K8 `
其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。) Z) S5 Y+ `: X1 o) o+ G
有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。( \/ @1 j) ^' w9 |, O! A
如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protel中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。
) \) ?5 ^" H' t$ u+ Q* ~FILE *fp1, *fp2;
+ @+ p) w( X4 g. b' I) \::AfxMessageBox("hello");2 e$ l. n) F9 u9 _$ q( s: n
fp1=fopen("pick.txt", "rt");
: W5 a7 _- D+ }$ U' R5 gif (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");
2 D6 O8 Y; L: B- Z- p* ^8 jfp2=fopen("place.txt","wt");
( u8 G3 Y7 p( g6 k4 p% y' Y, [if (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");6 Z. P- Q6 P/ I L3 u
char refdes[5], Pattern[5];4 L. u' j; l' Z9 H7 g- e7 k! R
float midx,midy,refx,refy,padx,pady,rotation;' G5 T+ j b& g m: u& i
char tb[1];
: B2 F8 Y; d- f6 a' M6 [char tmp='"';
# o* L1 L" v1 ]! D/ Hfprintf(fp2,"%s\n", "# Allegro script");
7 Y P" g" t8 Efprintf(fp2,"%s\n", "version 13.6");
) u' s) Z6 Y. t* M* hfprintf(fp2,"%s\n", "place refdes");
) V q" t- p2 s; a5 ~& ^/ x/ W& H) hwhile (!feof(fp1)) {$ N8 W) f; F" a5 z: W8 b( @( `
fscanf(fp1,"%s", refdes);
2 |6 t- z, h1 Z/ @& i z6 z1 D& sfscanf(fp1,"%s", Pattern);, ?. L9 k9 I9 p. X* O, y
fscanf(fp1,"%f", &midx);
) }" _8 c; `+ H) ]9 bfscanf(fp1,"%f", &midy);$ C1 b4 J; m9 m, ^: s
fscanf(fp1,"%f", &refx);
, r) d% i2 J% K: D% P% f8 Cfscanf(fp1,"%f", &refy);4 u5 p0 V% e# f9 k5 j4 j; q
fscanf(fp1,"%f", &padx);* }. o+ g0 e m9 X( w# [! B
fscanf(fp1,"%f", &pady);
% _: X- P$ }% ?8 W: M# a0 vfscanf(fp1,"%s", tb);, n) ~+ `9 @/ c$ B$ i/ r
fscanf(fp1,"%f", &rotation);, w5 d1 p1 y. z* b P; |& d
fprintf(fp2, "fillin %c%s%c \n",tmp,refdes,tmp);9 U2 \5 T" o8 I
if (rotation!=0) {
) J4 ^$ m: Z) f, }% ufprintf(fp2, "rotate\n");( _0 F2 d+ m2 b3 t# N9 N/ l1 S
fprintf(fp2, "iangle %f\n", rotation);5 g6 u, p* a6 A! J
};
/ G6 l4 L' {6 x% d' ?% m: Ochar yy=tb[0]; [: M4 S8 n7 D* G) T) J6 y9 C
if (yy!='T') fprintf(fp2, "pop mirror\n");
) }6 G5 G3 c- W' f! v0 M8 U6 y/ ~6 Xfprintf(fp2, "pick %f %f \n", padx,pady); h2 a" a' W) U) q, Z
fprintf(fp2, "next \n");
* `5 D' z! z4 K};
/ Z' l# x9 ~" G* S6 D1 h% ?fprintf(fp2, "done");; N. K& A" Q5 R/ X/ |( E
fclose(fp1);
% m; `3 h9 S2 B9 v# Pfclose(fp2);) x# A7 k$ O B7 b
希望能对读者的设计工作有所帮助。 |
|