找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1027|回复: 4
打印 上一主题 下一主题

时序疑问

[复制链接]

21

主题

114

帖子

2255

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2255
跳转到指定楼层
1#
发表于 2009-9-29 10:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近在看一些时序方面的资料,可分析时序图时还是有些疑问,具体请看附件时序图“1.jpg”及相应逻辑图“2.jpg“,请大家帮忙一起看看,谢谢。
7 c" B' I# Y7 e. ]. b疑问:
# V% h5 P' [2 W* I4 M" W* V( W1.图中TDCO是指什么时间,是指我们通常所说的CLK到DCO的TCO时间吗?
- I. j6 X& N1 T- h2.我写了一下它的相关时序方程:(不知是否正确)
5 ]# y6 K+ r' U- @5 |% d' s3 X  Tsu_mg=Tcycle+Tdco_max+Tft_dco_max-Tpd_max-Tft_data_max-Tsu  
( _& C2 h1 L- H0 Q  Thold_mg=Tpd_min+Tft_data_min-Tdco_min-Tft_dco_min-Thold           3 g# ~1 k! ^; f% Z) F& `
(其中Tsu_mg为建立时间裕量,Tcycle为DCO的周期,Tft_dco_max为DCO的最大飞行时间,Tft_data_max为DATA的最大飞行时间,
, z7 N! @2 r  @3 Z; K1 y) r Tsu为建立时间,Thold_mg为保持时间裕量,Thold为保持时间)
+ I% T4 h  r- o* p0 A! v- u3.用SQ仿真时,可以得到Tft_dco_max对应为DCO的settledelay的最大值,Tft_data_max对应为DATA的settledelay的最大值,
- f4 N$ K+ H9 ~1 S  Tft_dco_min对应为DCO的switchdelay的最小值,Tft_data_min对应为DATA的switchdelay的最小值.

1.JPG (64.88 KB, 下载次数: 2)

1.JPG

2.JPG (11.45 KB, 下载次数: 1)

2.JPG
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

18

主题

456

帖子

3800

积分

五级会员(50)

Rank: 5

积分
3800
2#
发表于 2009-9-29 11:47 | 只看该作者
1)是的,从时序图中看出,Data的Tco为图中的Tpd,DCO的Tco为图中的Tdco
9 d  [5 J  g% ~" f2)时序裕量计算公式,此时序图可以理解成内部时钟系统,它与外部共同时钟的区别只是取消了原本clk两条支路中的一个支路,你的计算公式整体上是正确的,但要为了考虑裕量的最恶劣情况,做如下修正
" _: Q! X6 q" f4 W Tsu_mg=Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu
+ C* M: U( {  j- Z3 n  Thold_mg=Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold
( K6 L: ?/ }- v4 K" J3 L
3)理解非常正确,无论是Data抑或是DCO信号在驱动端都是以CLK为基准的,即便后者也是时钟信号(准确的说应该是采样信号)
不問可不可行,而問如果一定要做,該怎麼做

21

主题

114

帖子

2255

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2255
3#
 楼主| 发表于 2009-9-29 14:57 | 只看该作者
本帖最后由 yingjuan 于 2009-9-29 15:45 编辑
6 P* ^+ H" N, B# m7 t% t
/ O$ o! a8 e5 y: l6 F& g2 @- |% H, h# D非常感谢楼上的回复。因为都是自己一个人在摸索,所以有很多方面还是比较模糊。2 @5 W" m( W; \. B5 r4 t
我刚才继续分析的时候又有个疑问,那就是建立时间裕量中Tcycle这个参数是怎么来的。一下理解不知道是否正确。
2 a( w! f% v7 A- t4 w8 z& R1.从参考资料(4.jpg)来分析看的话,这个Tcycle的参数相当于参考时序图中的Tdelay参数,为数据和DCO在芯片内部的延时。% m" Z; Y8 H, d. S
2.时序图中我所标注的时间段即为Tdelay(请见修改后的时序图“3.jpg”),即3个时钟周期,也就是DATASHEET资料中的“OUT-OF-RANGE RECOVERY  3   Cycles ”,那么如此来看的话,时序裕量计算公式应该是如下:
! n( N% _. }, D2 S  B  dTsu_mg=3Tcycle+Tdco_min+Tft_dco_min-Tpd_max-Tft_data_max-Tsu
, P/ j( C( v0 f; ZThold_mg=3Tcycle+Tpd_min+Tft_data_min-Tdco_max-Tft_dco_max-Thold

3.JPG (108.91 KB, 下载次数: 0)

3.JPG

4.JPG (57.28 KB, 下载次数: 0)

4.JPG

18

主题

456

帖子

3800

积分

五级会员(50)

Rank: 5

积分
3800
4#
发表于 2009-9-29 16:08 | 只看该作者
本帖最后由 袁荣盛 于 2009-9-29 16:23 编辑 ) j/ P) K  x! A9 a* C

# i' h4 b9 `! E; z3 H: N能否上传数据手册或者告知器件料号
- m, h( V% {! G0 l我想仔细看看再下结论
$ O# V% X4 N3 N" l  J9 E! {我的第一帖是按照共同时钟的角度来分析时序问题的8 s& f8 A- C" S& k1 l
事实上,如果源同步的延时是一个周期的话,可以用共同时钟来替代分析,这样比较简单
' V. P8 ~; z2 ], ^& h4 X+ W
* T( {" l2 L, R5 d6 S1 _6 a# N3 f但现在你提出的3倍延迟,我仔细看了下图3中并不是3倍周期延迟,而是3.5倍
2 j* `$ w$ S* }& p3 m) e* o9 P8 oDCO信号在CLK信号的下降沿触发
, ?9 m5 N4 g) n* O0 P5 t( y所以究竟是否是3倍周期延时有待证实
2 l6 K$ h& }- ]) `. O% g个人觉得有可能是0.5个周期延迟
4 o" K( k' S& k, \/ b, [$ D2 b那个out of range recovery time和时序计算应该没有关系
不問可不可行,而問如果一定要做,該怎麼做

21

主题

114

帖子

2255

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2255
5#
 楼主| 发表于 2009-9-29 17:01 | 只看该作者
芯片型号为AD6655,由于附件比较大,不方便上传,请需要了解相关资料的朋友直接在analog网站查询,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-13 07:55 , Processed in 0.061035 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表