|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
主要的内容有: p3 x; Q5 U' Q" j
PCB布线:1、电源、地线的处理;2、数字电路与模拟电路的共地处理;3、信号线布在电(地)层上;4、大面积导体中连接腿的处理;5、布线中网络系统的作用;6、设计规则检查(DRC)+ D; @- `: D+ G9 M7 @
网友经常问道的问题:1 t9 R& e$ d6 t3 v1 n. L, K' Q
A、常用软件的下载问题
4 W; B$ b7 C4 Y" o- e g* IB、Protel常见操作问题:如何将原理图中的电路粘贴到Word中;如何切换mil和mm单位;取消备份及DDB文件减肥;如何把SCH,PCB输出到PDF格式;如何设置和更改Protel的DRC(Design Rules Check)$ K. S7 V. R0 {
C、Protel中常用元件的封装- `( K1 ~ U0 C
D、由SCH生成PCB时提示出错(Protel)
$ |& X/ b7 U: G! ?2 XE、电容,二极管,三极管等器件的极性问题2 {" E |. ?8 x+ w e, P/ ~* R! K
F、不同逻辑电平的接口问题2 t" Q5 \3 I/ ?1 U7 m- w
G、电阻,电容值的识别- x* p$ L9 v- N5 Y. E" H) m& V. F
在这篇文章中都可以一一得到解答/ D# E2 z4 A [% W S! p+ x
再推荐一个不错的硬件电路设计BLOG:http://www.mcublog.com/blog/blog2006/earvin_rain/index.html; d! B6 b! T+ g/ C# X
第一篇 PCB布线1 I9 @0 T( ~8 H
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前, 可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行, 以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
& G% R5 Q+ C$ s& f) S5 Z 自动布线的布通率,依赖于良好的布局,布线规则可以预先设定, 包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通, 然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。 并试着重新再布线,以改进总体效果。
9 i2 `# G* ?' U7 s 对目前高密度的PCB设计已感觉到贯通孔不太适应了, 它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用, 还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB 板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会, 才能得到其中的真谛。 9 k: a: i: j8 e4 `. Q0 z
# X' E, g6 r6 w3 q& }2 Z) r
1 电源、地线的处理' r+ `. y& y/ W' [* h! J! d
既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。
& I: O" c W1 j, e% P' S/ k( N 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述:: ~/ W: h* B1 N
(1)、众所周知的是在电源、地线之间加上去耦电容。
9 `4 d% u. B& U; i' v3 Q(2)、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm 7 ^6 Z. M/ t* Z7 j5 k) O
对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) ' q0 `, N% Z2 e4 e1 F
(3)、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。
% r/ e& z6 G; t7 c- m+ x5 ?/ [) K/ Y6 J+ U" }( ^- B/ d
2 数字电路与模拟电路的共地处理
# Q4 X8 u. u! Z) c2 Y6 R3 h 现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。% @. O# o& r* a6 A( N8 n) S9 r
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。/ u) S( t! g/ [0 y0 M
' q, ^. f$ _# z# D% [
3 信号线布在电(地)层上
" O$ i2 g8 O. |0 J3 P 在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。
' y. k3 K5 n' T6 B' q% g6 \9 ]6 j7 e% ?! z
4 大面积导体中连接腿的处理( P a: S6 L$ @4 u3 E1 M& i
在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。
8 e+ j0 b0 l. `% M4 B5 V r
, J# [( u+ t' f$ ~5 布线中网络系统的作用
( N/ W, Q3 ]9 Q# Z 在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。
q1 n1 @8 U+ Q0 V 标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。# g W! T4 w( L8 @& g1 i" K
" K( n0 z# N, \6 设计规则检查(DRC)% T% T; Q A) b% E- a
布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:# g( k" ~+ w0 j* c5 T
& }& N: K- Z3 |% y4 E- \( o
(1)、线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。
2 j. n9 B3 M4 r' k(2)、电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。
/ J9 V% m0 s+ M) O/ O, I7 i(3)、对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。
l" x1 G' v- b% h6 f(4)、模拟电路和数字电路部分,是否有各自独立的地线。 7 z* f q+ P3 Q8 v" B4 J( Z
(5)后加在PCB中的图形(如图标、注标)是否会造成信号短路。
% Y7 Z3 S" u% u7 o3 w# g- n" u(6)对一些不理想的线形进行修改。 9 j N7 _! M1 h5 { L" _
(7)、在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。
5 m5 o% e& d1 |+ w(8)、多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。
8 K; t5 P1 W% ~9 F# n: }$ V. k. T" E) Z" S3 r% p. c, v* }+ A
, K8 C- t, N2 K下面的问题,属于网友经常提问的。现在把问题和解答整理出来。* w8 V7 V! c/ ]% Z. e; [% a
A.常用软件的下载问题
N% U/ j7 ^- s% fB.Protel常见操作问题
3 ?% `7 M9 {2 ?% N/ R! T2 tC.Protel中常用元件的封装# F5 }! ?6 C# }& O: q+ ?6 q% s0 |
D.由SCH生成PCB时提示出错(Protel)
# A9 q" C9 O. [6 [/ n2 xE.电容,二极管,三极管,有源晶振等器件的极性
9 ?) Z! _0 E$ w$ x( K/ i; l+ kF.不同逻辑电平的接口 $ Q: W: x. o3 P) h( a; E
% ]) O6 i. o ?) k3 e! hG.电阻,电容值的识别
0 D- k8 M+ x) y1 u. l' J; [+ [# {! `9 @; S4 |$ [7 y
' f4 [2 H) S; X% V
, U3 J/ B: a' {: Y4 C( b
A.常用软件的下载问题:6 y2 m( [6 D& g" j+ Y
★Protel99se,Protel2004从哪里可以下载到 E. m( A3 l# k! K5 `% L
本版置底ftp,soft帐号下,pub/eda下。密码将不定期更改,见置底贴。' L3 O4 d: L; u' `. l8 a
6 S1 M: s; R S$ ]" @8 L2 P# |% u1 U
B.Protel常见操作问题:1 b! u. t" Y( X, v
★如何将原理图中的电路粘贴到Word中
/ M r" u+ H+ Y3 P+ S6 S tools->preferences->Graphical Editing,取消Add Template to Clipboard,然后
+ i) |3 L& L1 S' k. f. {+ Z; e复制
I0 i7 B* n/ j
/ Y2 u7 x, c1 y5 o L# R★如何切换mil和mm单位
/ @6 o t+ T: I! ~$ u 菜单View->Toggle Unit,或者按Q键
. f6 d2 }1 k1 `
7 Q6 _3 J, y0 T9 ^9 ^★取消备份及DDB文件减肥:
" k& m1 @ h: ^8 [! \* ]" } "File"菜单左边一个向下的灰色箭头
, q; r$ L# l* A% _) _! d9 V preference-->create backup files. y1 h" t3 _. s
design utilities-->perform compact after closing
9 g: v0 B1 E' w) m W运行PROTEL99,先不要打开文件,在菜单栏左边的下拉箭头里选《Design Uilitie...》,弹出对话框《Compact&Repair》里进行Compact(压缩)操作
' n0 O% i" Q0 h: e. O0 o
7 T- c2 m% N: E# f9 h- [; N& u4 B★如何把SCH,PCB输出到PDF格式6 ] Q; C' i2 @3 P: P# i# U
安装Acrobat Distiller打印机,在acrobat 5.0以上版本中带的。然后在Protel里6 r; H; ?3 E% B( A8 f; N& V
的打印选项里,
+ \* u8 X }, l' T1 Y! P 选择打印机acrobat Distiller即可。
7 Z5 L) w2 v$ F9 U. I
9 Y. b# k0 R7 K8 q. U* ~★如何设置和更改Protel的DRC(Design Rules Check)/ r/ q3 x$ M0 i# Z% p9 {+ y0 J# X
菜单Design->rules。只针对常用的规则进行讲解:
/ A/ J: {2 ~1 ~+ }1 x6 L. O; @ * Clearance Constraint:不同两个网络的间距,一般设置>12 mil,加工都不会出: M0 X3 N' E2 d) m* K6 r3 @& n
问题
( d9 d9 Q/ f$ H% Z( i+ j; b8 M7 N, x * Routing Via Style:设置过孔参数,具体含义在属性里有图。一般hole size比导2 Q% j/ a* |1 F {6 I& D' y
线宽8mil以上,diameter
( ^+ g* E' ^5 Y 比hole size大10mil 以上
4 I0 p, H+ m x8 B' Y * Width Constraint:导线宽度设置,建议>10mil- ]* p$ C2 E4 ^, W2 y9 I: D9 L0 l
6 G+ {( b* L) E4 X& _ L0 L
- x S* o# I7 V6 x4 N: ~C.Protel中常用元件的封装
?( q1 }& O2 `6 W3 C$ r0 u A2 i: T5 b4 |1 f: e' ]! _+ k
以下元件在Protel DOS Schematic Libraries.ddb,Miscellaneous Devices.ddb(以2 d7 k1 }) W5 A; u# I
上
- M- g9 ?% X' @1 b7 M是schlib)Advpcb.ddb,Transistors.ddb,General IC.ddb(以上是PCBlib)等库文件中,& R8 ], _' y( r4 D& H$ @, w- x
可0 @9 |' a* C2 T6 I; q: X
以使用通配符“*”进行查找。另外,希望大家把自己做的封装传到ftp上共享,这样可0 s5 h. B# x7 s& U/ ]
以节省时间。7 p) ^# H% u3 D m# d' [
: X5 u6 T9 |" h5 d2 a 直插 表贴
2 u0 U1 T: u# G; {: E电阻,小电感 axial0.3/axial0.4 0805/0603等
1 V1 y X7 g6 \( X- P小电容 RAD0.1/ RAD0.2 0805/0603等6 A* @; l. D* y: l4 T. [
电解电容 (RB.2/.4) 1210/1812/2220等) `5 ]) s, f: S
小功率三极管 TO-92A/B 6 d4 \7 U. b, {* T2 ~. d! G8 x
SOT-23
+ J* `7 F2 _0 v1 V$ `大功率三极管(三端稳压) T0-220
* ]0 t& Z0 r4 q8 r! u% A7 @小功率二极管 DIODE-0.4 自己做
/ y: X/ q- t0 Z, a( H! w双列IC DIPxx SO-xx xx代表引脚
& O7 Y9 |$ T+ }( N) Q数6 a: M8 ~$ N# C4 s+ T
$ Y" j% ?" A C* r7 p有源晶振 DIP14(保留四个顶点,去掉中间10个焊盘)
) {' y6 v1 }( j" b2 t四方型IC 大部分需要自己用向导画,尺寸参照datasheet0 K0 G" A3 m' j
接插件 SIPxx/IDCxx,DB9/DB25(注意male/female的区别)等
- A" ?9 J4 P% ]7 B6 ~; r电位器,开关,继电器等 买好了元件,量好尺寸自己画
- Y" _% k! j& Q9 J F0 w/ ]提醒:*使用封装时最好少用水平/垂直翻转功能. a: V( e! F' K* `! b0 J
*自己建好的元件库或者PCB,一定要1:1的打印出来,和实际比较,以确保无误
, Q, R7 Z: A: i *有条件的话,尽量先买好器件,再定封装,可以节省很多眼泪! _" f5 z. n% X& F' Z$ G
' S. g' F- V/ G) v5 x% ~
8 ^" e1 x' ^; u( x3 i _8 T
! b0 r: w/ O v/ B' s
D.由SCH生成PCB时提示出错(Protel)
% a/ a/ x$ C2 \! d
8 b8 I( q; m: M% h# [9 F7 q+ @ sch编辑界面中选择design-->updatepcb,在出现的对话框中按“Preview Change”按7 N; ]+ c5 G: L
钮1 A. h. }% \5 ~6 h
,选中 Only show Errors会列出所有错误
/ w) ]+ w* F& a. Z8 e7 w8 s; I( j4 u, _, s. \5 x$ ?
错误类型 解决办法
% M( [7 J4 C6 q; T* g" k& V3 p$ u$ P1.footprint not found 确保所有的器件都指定了封装
" v! Q+ U8 `" U+ ~! Y" O+ k 确保指定的封装名与PCB中的封装名一致
2 M) f+ G3 ]3 X5 `7 W 确保你的库已经打开或者被添加1 ^5 T, O |) b8 |! x2 D2 O
2.node not found 确认没有“footprint not found” 类型的错误/ K8 `4 [. E5 x& u6 k) g
编辑PCBlib,将对应引脚名改成没有找到的那个node
% ^, d0 L/ c# l) c/ Y8 i3.Duplicate sheet number degisn-options-organization,给每张子电路图编' x+ @6 `2 q A w; C) h
号" Y1 t, C1 b/ n3 C: N! z
2 B% [. t7 P$ C: d+ {2 R. h% Q$ {, b. T
E.电容,二极管,三极管等器件的极性问题:
' Z# z8 u4 ]' W) R
7 R$ a8 ~" s ?6 \/ @) S直插铝电解:负极附近有黑色的“-”标记,如果没有剪腿的话,长腿为正, C/ V, q. X$ A$ b8 Y
贴片钽电解:有横杠的一头为正
: p3 Z$ ?& g- ~2 f, C9 O% q" Z二极管: 有圈的一头为负) E: t5 T- v: z$ @9 n$ s
小功率三极管 ____________________________
! e( J$ x* B* Q/ i& w贴片(SOT-23): 直插(TO-92)美国标准 | 有源晶振 |
8 Y/ B6 G. `3 g( A9 Z8 A5 t C /^^/| | (以DIP14的引脚位置作参考)|
5 _0 k# V0 C) X, e2 {* s* o* ` _[]_ (俯视图) |^^^||(正视图) | ___ |
" N+ j2 ]2 a' J8 ?7 m3 ?| | |___|| | NC 1 -|。 |-14 VCC |
: v) n" i( m9 T[]--[] | | | | | | |
' x* I% o0 N( P2 X S5 V6 xB E | | | | GND 7 -|___|-8 OUT |
+ F8 [0 w( S9 K) _4 L7 P6 F# n E B C |____________________________|
1 d( j! @4 k% r5 _- S; z
" g" p" d5 b" N: d. _3 N* p
; h2 ^0 b1 E2 U9 z! xF.不同逻辑电平的接口问题:# w0 q7 m6 l$ k- y- M I3 R
/ x5 t F) @2 q4 tCMOS<-->TTL 电源电压相同的条件下可以兼容
Y- N% Q5 B6 ~! n3.3V--->5V 一般可以直接驱动(以datasheet为准!)% K" u. D7 u: p g3 [0 }0 A& M+ N
5V--->3.3V 74LVT245/74LVT16245) i- v4 i f1 Q' O% e$ T* s' {
5V<-->3.3V 74LVC4245/74LVC16245
1 A0 G6 K) w# ]6 WECL-->TTL MC10125
8 `! v# R& y2 {TTL-->ECL MC10124
! \0 |1 L# q `6 g* H- L+ L$ H2 n0 _3 h: x
# ^; [8 A* W+ e7 }; P5 a$ [
G.电阻,电容值的识别
2 h6 L. |; q. d* J5 l; d4 @/ o, S
$ [8 W5 J+ ^5 ?0 ]7 u# w+ W色环电阻:
; R( P6 V' Q- |: a# n黑 棕 红 橙 黄 绿 蓝 紫 灰 白
, f n k4 T! T- d3 l0 1 2 3 4 5 6 7 8 9" E, s h X' R6 i, s" H
: |0 o$ I2 a. o P6 Z最后一环表示精度,离其他几环比较远(一般是棕色)" Y2 g: O- Y; `8 Z. G
倒数第二环表示阶数(10^n)) ]4 _6 x8 B/ U; h6 \# B) M
前面的是有效数字
5 A& |9 }7 v0 h5 T例: “绿棕黑黑棕”这个电阻是510欧7 V7 L# B- Y5 L' S; y- t
; I3 a& f: q. ~2 X4 g8 a
小电容:
4 K: `* o, E% n9 B$ M通常以三位数标注,以pf为单位
) j5 u& U, h5 d! H& H8 K4 {0 h8 J$ X前两位是有效数字,最后一位表示阶数(为0时,可以空缺):
% [, S* p, H3 F, K& T. ~例:“332”这个电容是3300 pf% {9 ^7 `. e# s. Y) ^& f
“471”这个电容是470pf 2 d, x0 r. y2 o1 R% B: @& u
“47”这个电容是47pF |
评分
-
查看全部评分
|