找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 136|回复: 13
打印 上一主题 下一主题

PCIE走線問題

[复制链接]

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
跳转到指定楼层
1#
发表于 2018-6-27 10:18 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 yuechi 于 2018-6-27 10:29 编辑
& |2 n4 N; _. Y) P/ O  }4 O! |$ T- }# F
請問當IC的差動對信號(PERp / PERn)配置與金手指相反時, 是建議繞線呢? 還是用兩組過孔交換?
# T8 p% z( {7 t; [; F          
* Q9 _( k- @3 }  r6 R" c  i7 d* \4 m* Q
(繞線時走線又會靠近CLK腳位)
; X) f8 o6 D# J! H7 r) U0 G/ o4 E% t# k- m" b
謝謝各位.
) ~, z! @( N: q( ]. T9 Q* L/ M
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
14#
 楼主| 发表于 2018-6-29 19:45 | 只看该作者
J蓝虹 发表于 2018-6-29 17:164 C- {' U3 Y  D# ?" A0 r& T
左图吧,这是速度多少的信号,8G以下,这点绕线影响很小。相比之下因看板子线长很短,打两组孔反而影响信号 ...
5 r4 R; ?* i, J, @
受教了,謝謝.

7

主题

225

帖子

1107

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1107
13#
发表于 2018-6-29 17:16 | 只看该作者
左图吧,这是速度多少的信号,8G以下,这点绕线影响很小。相比之下因看板子线长很短,打两组孔反而影响信号的质量

点评

受教了,謝謝.  详情 回复 发表于 2018-6-29 19:45

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
12#
发表于 2018-6-29 13:58 | 只看该作者
yuechi 发表于 2018-6-28 21:46
* Q: c. d# d" X/ V3 Z. n謝謝, 因為這IC非FPGA, PIN是固定的.
$ D9 m4 {  e* N3 E# S8 j
现在SERDES的设计,即使不是FPGA,在内部是可以软件配置的,P/N调换一般是可以的. 你可以试试问一下。
6 k; R  f: }! w2 Y" E' I6 S

2

主题

50

帖子

189

积分

二级会员(20)

Rank: 2Rank: 2

积分
189
11#
发表于 2018-6-29 10:18 | 只看该作者
这个差分对等长这么 绕没有问题吗,差分对间距要求比等长要求要严格。应该在输入或输出端开始绕吧。

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
10#
 楼主| 发表于 2018-6-28 21:48 | 只看该作者
浅梦沐_rFRRH 发表于 2018-6-28 09:00
) w5 l0 [) y& H能不打过孔尽量不要打过孔

9 l. H& ?. T) h& H) J謝謝, 我採納各位的建議, 用繞的.: u& U2 q* s/ T' ^# u0 J3 k

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
9#
 楼主| 发表于 2018-6-28 21:47 | 只看该作者
haveok 发表于 2018-6-27 10:44
, U0 r6 p- A8 R- ]过两次过孔 插损 回损都有影响,还不如绕出来把

, e* c) l$ B6 J) ^5 R* D" l謝謝,目前我採用左圖繞出來~4 V  f. }- P. P! o1 R- X5 u

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
8#
 楼主| 发表于 2018-6-28 21:46 | 只看该作者
partime 发表于 2018-6-28 17:02# _& ?2 d: A8 _0 k8 J& ^
问问做原理图,可不可以交换一下P/N。很多差分信号是可以改的,并且是一组(比如8对,或者16对)一起修改的 ...

! ]2 P3 z7 v0 x/ ?謝謝, 因為這IC非FPGA, PIN是固定的.

点评

现在SERDES的设计,即使不是FPGA,在内部是可以软件配置的,P/N调换一般是可以的. 你可以试试问一下。  详情 回复 发表于 2018-6-29 13:58

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
7#
发表于 2018-6-28 17:02 | 只看该作者
问问做原理图,可不可以交换一下P/N。很多差分信号是可以改的,并且是一组(比如8对,或者16对)一起修改的。我没做过PCIE修改的情况,不过很多其他SERDES是可以改的。

点评

謝謝, 因為這IC非FPGA, PIN是固定的.  详情 回复 发表于 2018-6-28 21:46

6

主题

48

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
6#
发表于 2018-6-28 09:00 | 只看该作者
能不打过孔尽量不要打过孔

点评

謝謝, 我採納各位的建議, 用繞的.  详情 回复 发表于 2018-6-28 21:48

1

主题

205

帖子

2503

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2503
5#
发表于 2018-6-27 10:44 | 只看该作者
过两次过孔 插损 回损都有影响,还不如绕出来把

点评

謝謝,目前我採用左圖繞出來~  详情 回复 发表于 2018-6-28 21:47

4

主题

120

帖子

2449

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2449
4#
发表于 2018-6-27 10:40 | 只看该作者
只是一点点走线比较近,不会有太大的影响,相对于打两对过孔的影响,这个就不算什么了。纯属个人建议。毕竟这个影响的大小无法考证。

4

主题

25

帖子

88

积分

二级会员(20)

Rank: 2Rank: 2

积分
88
3#
 楼主| 发表于 2018-6-27 10:33 | 只看该作者
lxh19861215 发表于 2018-6-27 10:289 {3 e' C4 d6 p3 z2 l6 j* D  Y
这种情况,感觉左图会好些,即绕线走的方式。

( n* I9 b8 m" R謝謝您的建議,
) l0 Y5 c9 v5 ?# H) f% v7 V但是繞線走PERp太靠近PCICLK腳位, 會影響訊號品質嗎? ' g" W7 y: U$ `  r/ U5 ]( K0 z
(PIN-PIN的間距1mm)% W. p4 |6 ?( A7 e* _& q# G

4

主题

120

帖子

2449

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2449
2#
发表于 2018-6-27 10:28 | 只看该作者
这种情况,感觉左图会好些,即绕线走的方式。

点评

謝謝您的建議, 但是繞線走PERp太靠近PCICLK腳位, 會影響訊號品質嗎? (PIN-PIN的間距1mm)  详情 回复 发表于 2018-6-27 10:33
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 00:44 , Processed in 0.087004 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表