找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 98|回复: 0
打印 上一主题 下一主题

[Sigrity分析] 视频教程 | 如何在3D EM分析后将优化的3D结构导入您的设计工具

[复制链接]

107

主题

134

帖子

1056

积分

Cadence

Rank: 6Rank: 6

积分
1056
跳转到指定楼层
1#
发表于 2018-6-5 22:21 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x

5 O8 Y+ E) c0 j3 @$ y4 [3 C' b
+ \1 c1 ?# L5 A. R1 j7 J9 ~/ A
该视频演示了Cadence公司的Allegro Sigrity SI Base(http://goo.gl/L1k5GX)和系统串行链路分析方法(http://goo.gl/L03MLd)。Sigrity技术人员将逐步指导您如何应用Sigrity3D EM高速结构优化器(HSSO)来优化串行链路设计中的过孔结构。了解如何通过集成的Allegro-Sigrity设计方法,直接在Allegro和Sigrity之间实现复杂结构(如过孔阵列)的设计、优化和更新,而无需在Allegro中重新绘制优化后的过孔结构。通过利用HSSO仿真优化流程,PCB设计团队可以缩短通过标准电气兼容测试的时间。您可以对设计和分析更加自信,信号完整性工程师可以与PCB设计团队有效沟通,而无需重复绘制复杂的3D结构

2 w2 h3 t7 D9 A+ d9 Y

2 P7 @7 I- G3 w$ ^( q) `  f
6 d. A$ w+ l( \0 p
视频链接
  f& v3 P7 ~$ `% i( z6 I. Khttps://v.qq.com/x/page/w0672vzq9wg.html?1 t+ b+ m6 M7 g% {; T# H1 A9 ~
: H3 t. \2 B+ z
欢迎您的评论!
您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
/ \7 f8 ?, a. X; u8 k9 A' ~2 K

+ t5 a( V# _( B! k8 }+ G% u
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 08:19 , Processed in 0.058358 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表