找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 919|回复: 17
打印 上一主题 下一主题

[仿真讨论] 高速差分走线过孔中间穿线影响大吗

[复制链接]

35

主题

103

帖子

442

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
442
跳转到指定楼层
1#
发表于 2016-7-11 14:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如下图,该信号速率为10.3125G,走线过孔之间传线,这种差对信号的传输很不利吗?/ k5 \4 F1 x; }, O2 q

高速差分孔.jpg (149.38 KB, 下载次数: 3)

高速差分孔.jpg
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

14

主题

148

帖子

667

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
667
推荐
发表于 2016-8-28 11:09 | 只看该作者
影响肯定是有的,尽量去避免。如果无法避免,这时候你需要综合考虑了,例如你的差分线走线很短或者抖动很小,也就是你的margin很大的话,你可以这样走,但是你的margin很小,这时候你肯定要好好考虑一下了,那么你可能需要加层或者其他方式来消除这种影响。所以在考虑SI问题时,更多的是去折中考虑,在影响和成本之间进行折中,来达到一种平衡。没有那种做法是一定的,也没有说那种影响是必须消除的。

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
推荐
发表于 2016-7-11 18:59 来自手机 | 只看该作者
距离拉开了就问题不大,但是你这是差分线,最好不要这么干。另外,你最好在高速差分线两个过孔旁边打两个伴随地孔,作为参考,也能降低对中间线路的干扰。

22

主题

134

帖子

1402

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1402
推荐
发表于 2016-8-4 15:13 | 只看该作者
如果是相邻层的话,肯定会有影响,如果中间隔着电源 地层,以及别的走线层,影响很小。正如楼上所说的,很多FPGA芯片的扇出就是从过孔中间穿过的

1

主题

28

帖子

125

积分

二级会员(20)

Rank: 2Rank: 2

积分
125
3#
发表于 2016-7-12 10:50 | 只看该作者
10.3125G,这么高的速率,尽量直,赞成楼上的说法

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
4#
发表于 2016-7-12 11:17 | 只看该作者
虽然有影响但没有那么夸张。。。可以放心使用

点评

也就是要尽量避免,实在走不开的也只能这样了?  详情 回复 发表于 2016-7-12 16:56
新年伊始,稳中求胜

35

主题

103

帖子

442

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
442
5#
 楼主| 发表于 2016-7-12 16:56 | 只看该作者
cousins 发表于 2016-7-12 11:17$ L( ^1 ^/ o# ~0 U
虽然有影响但没有那么夸张。。。可以放心使用

' a! R9 k7 y. L2 ]) H. e也就是要尽量避免,实在走不开的也只能这样了?
) m% p8 d$ W+ \5 }/ n

点评

是的  详情 回复 发表于 2016-7-13 08:09

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
6#
发表于 2016-7-13 08:09 | 只看该作者
964008794 发表于 2016-7-12 16:56* @! ~/ a9 j: [6 G& ^3 D7 H# d& Z
也就是要尽量避免,实在走不开的也只能这样了?
9 A4 t: ]7 n1 d. {9 u
是的, n" [, f# {5 g- Y. a" K* {
新年伊始,稳中求胜

0

主题

39

帖子

6

积分

初级新手(9)

Rank: 1

积分
6
7#
发表于 2016-7-15 15:21 | 只看该作者
影响很大

0

主题

75

帖子

121

积分

二级会员(20)

Rank: 2Rank: 2

积分
121
8#
发表于 2016-7-18 22:52 | 只看该作者
影响很大

0

主题

46

帖子

298

积分

认证会员B类

Rank: 25

积分
298
9#
发表于 2016-7-20 06:24 | 只看该作者
学习了

0

主题

46

帖子

298

积分

认证会员B类

Rank: 25

积分
298
10#
发表于 2016-7-20 06:24 | 只看该作者

20

主题

435

帖子

3661

积分

五级会员(50)

Rank: 5

积分
3661
11#
发表于 2016-8-2 11:19 | 只看该作者
再烦也别忘微笑,再急也要注意语调!

1

主题

77

帖子

292

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
292
12#
发表于 2016-8-4 11:41 | 只看该作者
有影响,应该问题不大,FPGA的高速差分管脚很多都是Fanout后连出来的

4

主题

42

帖子

146

积分

二级会员(20)

Rank: 2Rank: 2

积分
146
14#
发表于 2016-8-5 21:22 | 只看该作者
差分线过孔中间为什么够间距走根线呢

0

主题

26

帖子

34

积分

二级会员(20)

Rank: 2Rank: 2

积分
34
15#
发表于 2016-8-24 00:04 | 只看该作者
去仿真看看具體影響唄
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-23 09:48 , Processed in 0.075122 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表