找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 865|回复: 10
打印 上一主题 下一主题

8层板阻抗参考平面的疑问

[复制链接]

56

主题

989

帖子

9320

积分

六级会员(60)

Rank: 6Rank: 6

积分
9320
跳转到指定楼层
1#
发表于 2016-3-2 15:35 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
8层板层叠如下图所示:
/ f& j8 f6 }$ H2 o! t. i4 @
, i* q) @9 C! }( F% E5 l5 [7 y, Z: C) Z0 k
其中L2,L7都是完整的GND。L4、L5为电源(不完整)。上图中,紫色的为DDR数据线,在L6层,那么L7是完整的GND,可做其参考平面,上图可见,DDR数据线跨越了L5的电源层,这是否意味着,这个板子阻抗匹配时,L6的参考平面只有L7一层 ? (同理L3的阻抗参考平面只有L2一层?)' Z; [, y$ D% ~- v+ f
. v; j! p' e) Z, S
如果同一块板子,A,B 两部分走线线宽一样,都要求50欧姆阻抗匹配,A部分走线有2个完整的参考平面(GND和电源),B部分走线有1个完整的参考平面,如果保证B部分的50欧姆阻抗,那么A部分由于有两个参考平面,是不是就不为50欧姆阻抗了?这种情况如何处理呢?" c$ N  n, U( e8 {1 U* F
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!
sss

13

主题

250

帖子

1269

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1269
2#
发表于 2016-3-2 15:41 | 只看该作者
不为50,但是A B两部分走线的阻抗误差不大,可以忽略不计。

13

主题

250

帖子

1269

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1269
3#
发表于 2016-3-2 15:42 | 只看该作者
不为50,但是A B两部分走线的阻抗误差不大,可以忽略不计。

8

主题

222

帖子

866

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
866
4#
发表于 2016-3-2 18:15 | 只看该作者
要考虑叠层之间的间距

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
5#
发表于 2016-3-2 22:54 | 只看该作者
首先,你要明白参考平面的意义。在这里,L6-L7的距离比L5-L6的距离应该是大不少的,比如,4vs10mil。那么可以认为L6信号回流绝大部分在L7层,L5层可以忽略不计。信号 阻抗,你多算算就知道,4VS10的话,这个10就是变成20,阻抗也没多大变化的~~~

18

主题

154

帖子

363

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
363
6#
发表于 2016-3-3 08:59 | 只看该作者
1、看你PCB的整体厚度。2 叠层的时候 2/3 是一个core  3/4中间为一个 PP  如:pp>>core 跨分割可忽略不计。

1

主题

49

帖子

244

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
244
7#
发表于 2016-3-3 10:44 | 只看该作者
对于内层信号控制阻抗是要考虑到上下两个参考层的,而不是只参考一个,楼主的这个层叠结构理论上应该是l2,l3是一个core,l4,l5是一个core,l6,l7是一个core,这样的话理论上l6与l7会很近,相对于l5层因为中间是pp所以就厚了很多,通过si9000计算会发现PP介质厚到一定程度后阻抗变化会很小。对于楼主的设计个人感觉如果空间允许的话尽量把ddr

1

主题

49

帖子

244

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
244
8#
发表于 2016-3-3 10:53 | 只看该作者
内层阻抗计算是由两个相邻的参考层共同决定的,而非只有一个参考层,只能说l5层因为中间是PP厚度会更厚,可能影响不会像l7层那么明显,而且看楼主的设计有些ddr的走线出现的跨分割情况,阻抗可能会不连续,回流路径也可能有问题,个人感觉如果空间允许的情况下适当加大ddr-vref的铜皮,使ddr走线的投影区域是两个相对的完整参考平面。希望对您有帮助。7 j/ ~7 \; K9 {

9

主题

132

帖子

361

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
361
9#
发表于 2016-3-3 11:36 | 只看该作者
学习了

33

主题

879

帖子

1348

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1348
10#
发表于 2016-3-3 13:35 | 只看该作者
遇到的这种情况  基本都是会看厚度确认参考面   

0

主题

9

帖子

195

积分

二级会员(20)

Rank: 2Rank: 2

积分
195
11#
发表于 2016-3-4 10:49 | 只看该作者
所有内层走线的阻抗都是参考两个平面来计算的,因为第五层铜箔不连续,所以有一小段的阻抗会失真而已
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 03:12 , Processed in 0.071800 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表