找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2323|回复: 18
打印 上一主题 下一主题

PCB editor学习,发帖记录,留给自己看

  [复制链接]

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
跳转到指定楼层
1#
发表于 2014-1-2 17:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
记录一下小白的学习过程
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持!2 反对!反对!

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
推荐
 楼主| 发表于 2014-1-2 18:07 | 只看该作者
1.CIS导出网表:选中.dsn目录,点击tools,选中Create Netlist,确定就好(再复杂的还不会搞),在默认文件夹会生成3个.dat的文件和1个.txt文件。8 R( Y; q; W" q. A; A; i1 ^
2.PCB editor导入网表:点击File,选择Import中的Logic,因为是用CIS导出的网表,所以Import Logic type中选择Design entry CIS,最下边Import diectory选到网表所在的文件夹,即包含3个.dat和1个.txt的文件夹,最后点击Import Cadence。这些都是在没有错误的情况下的操作。
+ v! I$ q0 G; c8 v- r6 L* W3.修改焊盘pad库和psm库:在setup中选择User Preferences Editor,点击第6个Design_paths,把padpath和psmpath选到对应的文件夹,并且置顶。1 X' M' Q( ?9 d
4.最后就可以在Place中Manually看到自己原理图中的原件了。
6 b) `( Q. u* P) l  x; b全是自己手动在百度找的,辛苦啊,不过终于搞明白了

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
推荐
 楼主| 发表于 2014-1-6 17:16 | 只看该作者
1.在Command处输入alias,回车,会显示快捷键命令;
0 Z9 m$ w/ }' N) @5 U2.增加Subclass,在Setup的Subclasses处;
$ x5 [- x  ~5 g9 v) Y, Q3.增加叠层,即板层,在Setup的Cross Section处;8 p  B# m! x9 ^" {, B3 u0 |: g5 }+ q
4.Win7系统下,使用Cadence导出网表时,Setup处显示为空,不能导出网表,原因是打开软件时要启用管理员权限,每次打开都要这样;
( p! ]6 s. G& {# N3 X' f5.Allegro的配置文件ENV,有全局变量和用户变量,全局变量在Cadence\SPB_15.5.1\share\pcb\text这个目录下;用户变量一般在cadencehome文件夹下,打开我的电脑属性,选高级,在环境变量中有个HOME变量,可以查看所在目录;9 l; Q2 O$ z! Q5 `, v
6.Allegro导入网表,放置原件时,有时会出现飞线,这个是可以设置的,一般在工具栏的Unrats All和Rats All,或是在菜单栏的Display的Show Rats和Blank Rats;

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
推荐
 楼主| 发表于 2015-7-3 10:54 | 只看该作者
导DXF导allegro,allegro版本是15.5:/ ^3 D: I8 E" r! q$ A
1.在allegro设置的单位和DXF的单位不统一时,要把单位改成一致,比如:DXF单位是mm,allegro单位是mil,此时,将allegro单位转换成mm,再进行导入。
3 Y% F* c5 G6 r8 O2.导入的DXF名字不能有中文,否则提示错误。
1 G6 ^; D/ K: N' _0 V. B6 p; [
. m$ g" c3 X, T, l如果是一个新的PCB文件,红框中的选项不用选,直接导入,2 D2 }2 U% L+ P$ }( U) w

+ b( c6 N4 H0 d  H4 k  g选择Class和Subclass,选择需要导入的DXF层,MAP即可。
, k0 B( f& H8 [6 C5 S3.如果是在画好的PCB中重新导入DXF,在第一张图的上边要选择Incremental addition,意思是说保留原来的PCB,否则会把PCB文件清掉。+ h6 U* }+ [  `

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
4#
 楼主| 发表于 2014-1-8 16:52 | 只看该作者
1.Allegro右键放大、缩小设置,在Setup的User Preferences,选择Input,勾选no_dragpopup就可以了;

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
5#
 楼主| 发表于 2014-3-8 15:59 | 只看该作者
本帖最后由 tgwfcc 于 2014-3-8 16:00 编辑
3 G' w5 ~, `8 Z# v  m) r2 l4 g, v* o/ M5 X# A
1.PCB editor布图时元件显示封装尺寸,解决方法:display-color/visibility-package-geometry,去掉dimensions后面的勾选,最上边5个都去掉;) b& {7 u8 D: t
还有components里边的Dev Type;

QQ图片20140308155818.jpg (9.15 KB, 下载次数: 3)

QQ图片20140308155818.jpg

QQ图片20140308155905.jpg (20.52 KB, 下载次数: 1)

QQ图片20140308155905.jpg

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
6#
 楼主| 发表于 2014-3-10 18:17 | 只看该作者
tgwfcc 发表于 2014-1-8 16:525 s' ^! ]0 n& ]9 _. ~6 i7 t3 r
1.Allegro右键放大、缩小设置,在Setup的User Preferences,选择Input,勾选no_dragpopup就可以了;

9 h# O- v" [2 c0 C- _/ Z9 x补充一下,要修改一下配置文件,在pcbenv里边,增加一个allegro.strokes配置文件
( c2 _3 Y* ?# M9 t6 c
" s+ r, X0 s/ B3 X2 w补充内容 (2015-6-12 17:57):
/ Y) T3 t( o$ |2 s这个版本是15.5的,勾选no_dragpopup,是可以不用鼠标右键的同时按住ctrl。4 D1 g4 }, b/ \
allegro.strokes文件是手势文件,在allegro的Tools-Utilities-Stroke Editor里,需要在里边添加。" c* `" I) ^& D7 n' `6 |
% J6 `0 \& O- }# Y0 i. {
补充内容 (2015-6-12 17:58):0 L: x* q* X0 b! R
这个文件的目录在:D:\Cadence1\SPB_15.5.1\share\pcb\text下。

9

主题

45

帖子

293

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
293
7#
发表于 2014-3-10 23:27 | 只看该作者
继续~

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
8#
 楼主| 发表于 2014-3-22 18:21 | 只看该作者
1.orcad中如何加IREF - {) i0 c7 `3 ^+ H! s1 B
/ p# X9 n9 t7 t! w: y4 h3 y
TOOL-Annotate-add intersheet references,不知道怎么回事提示“ERROR #8003 More than one page is numbered 6.”3 Q% @% a* Q/ |% B& v
2.多管脚元件分块封装8 B, J: y* ]9 l- x" u* R- i* @

48d4caf573e5d893f3d38539.jpg (67.67 KB, 下载次数: 0)

48d4caf573e5d893f3d38539.jpg

QQ图片20140322181108.jpg (55.12 KB, 下载次数: 0)

QQ图片20140322181108.jpg

87cdc38a5b590358c9fc7a15.jpg (53.71 KB, 下载次数: 0)

87cdc38a5b590358c9fc7a15.jpg

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
9#
 楼主| 发表于 2014-3-26 14:49 | 只看该作者
接上,more than one page is numbered 8,意思是说有多个页面的页码是8,需要修改下页码,这时候可以通过双击原理图右下角的title block,修改它的属性,主要是修改 page count和page number这两项页码名称即可。
( d- X9 K% D0 w8 u2 `$ ^然后点击tools中的Annotate即可。

QQ图片20140326144924.jpg (51.23 KB, 下载次数: 0)

QQ图片20140326144924.jpg

QQ图片20140326144924.jpg (48.35 KB, 下载次数: 0)

QQ图片20140326144924.jpg

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
10#
 楼主| 发表于 2014-3-26 14:54 | 只看该作者
本帖最后由 tgwfcc 于 2014-3-31 14:57 编辑
/ T0 U+ c7 ?5 [" |  U2 R! e) T
1.管脚比较多的芯片封装,分成多个块,Name用同一个,分成几个部分Parts per Pkg就填几,U用同一个就可以了;在放置原件管脚时安Ctrl+N/B,或是View中的Next Part,就可以放置B部分的管脚了;& _" X# q# T1 D( H6 v: o( B
2.封装完的芯片需要修改时,点击View中的Next part或Previous Part即可查看其他块的封装信息;

QQ图片20140326144924.jpg (38.31 KB, 下载次数: 0)

QQ图片20140326144924.jpg

QQ图片20140326144924.jpg (14.79 KB, 下载次数: 0)

QQ图片20140326144924.jpg

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
11#
 楼主| 发表于 2014-3-27 10:11 | 只看该作者
PCB Editor:4 [0 {& \9 l5 E* S' `! u. I6 u$ m
1.删除走线中的某一段,先选中删除按钮,在右边面板中的find,只保留Cline Segs,其余的都勾掉,就可以了

QQ图片20140327101048.jpg (26.66 KB, 下载次数: 0)

QQ图片20140327101048.jpg

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
12#
 楼主| 发表于 2014-4-4 14:43 | 只看该作者
1.软件版本是15.5,Candence原理图设计好之后,把所有原件重新编号,方法是:9 _1 D0 B! O& i: N% M6 |4 a
打开Annotate,先把所有原件的编号重置为?,如图1;+ x8 T. M) ^+ E0 J! }% }
然后,在重新编号,如图2所示;
" H  b6 [6 b! o4 ?注意:图3所示,多勾选了一个选项,Reset reference numbers to begin at 1 e,意思是说没页的编号从1开始,如果勾选,页与页之间的原件编号就不是连续的,不要勾选。

QQ图片20140404143920.jpg (57.09 KB, 下载次数: 0)

1 原件编号重置为?

1 原件编号重置为?

QQ图片20140404143920.jpg (63.21 KB, 下载次数: 0)

2 重新编号

2 重新编号

QQ图片20140404143146.jpg (63.57 KB, 下载次数: 0)

3

3

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
13#
 楼主| 发表于 2014-4-15 16:54 | 只看该作者
tgwfcc 发表于 2014-3-8 15:59
3 Z1 r. U* ]0 ?  b# }7 y  u1.PCB editor布图时元件显示封装尺寸,解决方法:display-color/visibility-package-geometry,去掉dimensio ...

- S) Q8 p8 |4 D2 f8 g8 |如果不行,把Geometry里边的除了Sillkscreen保留,其他都去掉就可以了

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
14#
 楼主| 发表于 2014-4-30 15:57 | 只看该作者
1.WIN7系统添加数据源时找不到access,在系统盘(一般是C盘)下Windows-SysWOW64-odbcad32.exe,双击运行,在里边添加就会有很多数据库了;
  I0 S2 L/ ~& V# F9 N2.Cadence里连接数据库,在database中鼠标点击datasheet会自动打开datasheet,此操作需要在连接数据库时,每一个原件datasheet的Browable勾选上才行;9 q' \; U( }8 R% t
3.Cadence导出BOM时,把相同料号的原件自动整理到一起,先选中Part Number,然后勾选Keyed,导出的BOM就会把相同的原件放一起了,详细可参考https://www.eda365.com/thread-96970-1-1.html

QQ图片20140430154925.jpg (76.15 KB, 下载次数: 0)

勾选Browable

勾选Browable

QQ图片20140430155725.jpg (70.18 KB, 下载次数: 0)

选中Keyed

选中Keyed

24

主题

1796

帖子

8046

积分

六级会员(60)

Rank: 6Rank: 6

积分
8046
15#
发表于 2014-5-2 16:14 | 只看该作者
这个笔记有点长   不过还是辛苦LZ了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 19:51 , Processed in 0.079899 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表