找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 574|回复: 6
打印 上一主题 下一主题

滤波电容与IC的引脚的距离

  [复制链接]

1

主题

1

帖子

17

积分

二级会员(20)

Rank: 2Rank: 2

积分
17
跳转到指定楼层
1#
发表于 2015-5-8 12:06 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大师,一直有个问题,想请教你。主控芯片的电压硬件一般都有滤波电容,网上都说滤波电容有一个滤波范围,到底这个范围是多少呢?
: x! o* F+ {0 N因为我个人觉得这个滤波范围会影响滤波电容的布局,麻烦你解答一下,谢谢了。3 G. o6 C# l4 V$ B3 Q
( d+ q% Q2 B3 q/ X# m( F6 t* ^* }9 ]. j

% W% |) e) C, d" r4 @( [7 Y* r, i3 T+ i( e# O4 m! o
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持!1 反对!反对!

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
推荐
发表于 2015-5-8 13:52 | 只看该作者
高频旁路电容一般比较小,根据谐振频率一般是0.1u,0.01u等,4 }' ?9 |8 U1 s- j
而去耦合电容一般比较大,是10u或者更大,
/ g( A6 Z. L8 _* q( _2 T6 d依据电路中分布参数,以及驱动电流的变化大小来确定。
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

19

主题

307

帖子

2229

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2229
2#
发表于 2015-5-8 13:14 | 只看该作者
问得好    顶起

9

主题

167

帖子

301

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
301
4#
发表于 2015-5-8 15:44 | 只看该作者
这问题困扰了我好久

19

主题

235

帖子

2138

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2138
5#
发表于 2015-5-11 09:55 | 只看该作者
芯片引脚连接的电容主要有去耦和滤波两种电容,其中去耦电容需要尽可能的靠近芯片引脚,至于需要多靠近才算合格,这里涉及到一个电容的去耦半径问题,可以参考下百度文库里面的这篇文章http://www.baidu.com/link?url=ge ... 500a86&ie=utf-8& y* Q5 Z$ r4 @) V
$ @$ ^/ ?, |. x
然后滤波电容是滤除不同频率的干扰信号,它们需要尽量靠近IC的引脚,这个没有硬性要求,只是说如果太远的话,从电容到芯片引脚间的走线可能还会掺入不同频率的信号干扰,达不到滤波的效果。
- o; X2 I2 x* o9 |这是我个人的理解吧,如果需要求证的话,还要多找找相关的书籍

294

主题

1835

帖子

6550

积分

五级会员(50)

Rank: 5

积分
6550
6#
发表于 2015-5-11 16:51 | 只看该作者
越近越好,距离以不影响到焊接为准
5 Z3 w+ O  I3 \' U: j$ i/ Y比如0603封装,距离为0603封装的宽就好
听党指挥,能打胜仗,作风优良

9

主题

167

帖子

301

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
301
7#
发表于 2015-5-11 17:09 | 只看该作者
能放背面那最好
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-23 03:29 , Processed in 0.056515 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表