找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 584|回复: 7
打印 上一主题 下一主题

[Ansys仿真] SIWave仿真的时间

[复制链接]

11

主题

35

帖子

1225

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1225
跳转到指定楼层
1#
发表于 2015-9-14 11:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近跑厚板的仿真,200Mil.跑Sweep Z时间超长.十几个小时没有结果.曾数较多,但是我忽略了很多层,只保留了6层.请问这正常吗?板子删减的也只剩相关的网络了.请问有啥办法可以缩短方针的时间吗?开始以为高频不行,改成低频的也还是不行.现在只算6个点,还是很慢.着急啊!等着要结果呢.
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
2#
发表于 2015-9-14 12:02 | 只看该作者
删掉不必要的网络。
5 i% `; ^$ `: L) y( M' J) E一般只要保留你关心的网络以及其附近一定范围内的网络来考虑串扰就可以了。
' V; t$ D  i5 T' m$ e另外,过多的过孔也是影响仿真时间的因素,一些偏离传输区域较远的地孔,电源孔,能拿则拿。9 t6 k" H2 n0 i0 f; a8 d
选择这些网络时要点时间,但是会节省你的仿真时间以及保证仿真精度。
" {- n) e$ L' m9 }% s+ Q) W另外,如果你不是那么关心DC部分,不要勾选,这部分使用sentinel-PSI分析会非常的慢。sweep的频点有1000多个就差不多了,过于精细会大大增加分析时间。
$ h6 Z% x* ]2 v6 W7 t' |' I9 t* E2 v' c( q5 I9 n/ A

点评

多谢,感觉快了点,但还是没有结果。请问我的板子比较厚,会有影响吗?另外我用的是SIWave的仿真,而不是Sentinel-PSI那个。这两个有啥区别啊。实际我就用了5个点。  详情 回复 发表于 2015-9-14 13:53
新年伊始,稳中求胜

11

主题

35

帖子

1225

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1225
3#
 楼主| 发表于 2015-9-14 13:53 | 只看该作者
cousins 发表于 2015-9-14 12:02) B  F) m4 V5 H2 L8 }% L. D
删掉不必要的网络。  a( U+ l7 }5 S: [7 S' _1 w  V& t
一般只要保留你关心的网络以及其附近一定范围内的网络来考虑串扰就可以了。, b$ O# V% M$ j: W
另外, ...

/ _, q3 z9 p( U多谢,感觉快了点,但还是没有结果。请问我的板子比较厚,会有影响吗?另外我用的是SIWave的仿真,而不是Sentinel-PSI那个。这两个有啥区别啊。实际我就用了5个点。
  j- i5 C8 p8 X' L. q- A$ Y

11

主题

35

帖子

1225

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1225
4#
 楼主| 发表于 2015-9-15 07:21 | 只看该作者
现在的状况,把无关层的普通走线,以及无关的过孔全部删掉,还是不行。需要删到只保留信号和预期对应的参考GND层。这样就行了,即使多一个GND层也不行。比较奇怪了。以前试过很多GND层的,也没有问题。
* m. e# X# A" H9 s7 {# L我觉得可能原因是:从Allegro导入的时候出了点问题。或者是两个GND层之间不能有空的层。
2 W) Y: ?& Y/ S/ K) |4 u: r不知是否是这样?

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
5#
发表于 2015-9-15 08:05 | 只看该作者
和空层没有关系。
$ M5 t2 r% c  S8 f% C和过孔数量,以及铜皮不规则形状有很大关系,不规则意味着要划分更多网格,这是直接影响到分析速度的。
- G; O+ U/ x/ ^# F, z
新年伊始,稳中求胜

9

主题

370

帖子

1689

积分

EDA365版主(50)

Rank: 5

积分
1689
6#
发表于 2015-9-15 17:41 | 只看该作者
删除所有不相关的网络,然后切板,尽可能的减小板子大小

11

主题

35

帖子

1225

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1225
7#
 楼主| 发表于 2015-10-1 12:19 | 只看该作者
嗯,应该是解决了:Clip Design,删掉不相关网络,尤其是Dummy网络,从新设定层叠(BRD倒过来的时候有些层叠不合理),在BRD中Shape to Pin要用过孔设定,跟SIWave中保持一致。

4

主题

25

帖子

282

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
282
8#
发表于 2015-10-3 09:22 | 只看该作者
嗯,1、删除不必要的网络;2、切板,改小尺寸,也就是减少那些不规则的铜皮和空;3、将仿真的频带范围尽量缩小吧;4、插植扫描快点
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-25 11:43 , Processed in 0.059836 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表