找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2987|回复: 43
打印 上一主题 下一主题

设计规范-没拿事板子找渣!

  [复制链接]

8

主题

162

帖子

1456

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1456
跳转到指定楼层
1#
发表于 2013-9-5 15:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 Julia_E365 于 2013-9-5 16:15 编辑
! z' N0 ~  o$ B- Z; w' C! l
* ^7 D; I6 ]$ z2 r设计规范问题,或者有些人没受过专业培训,一直都是这样做,又或者公板就是这样做的,习惯了就没在意了,看看,有没有自己的影子?
. B! S- @/ H% J% G# }  1、本来可以摆均匀、整齐的元件没却参差不齐。这样的情况有很多。原因有二:格点太小,而且没设置大小格点,不方便对齐;垂直方向不均匀,因为布局很随意。
7 y% j4 C6 _1 h& f        ) B+ S  x- ?! x. |0 J
% @! c) i( Q* u! K1 I8 f
       
# ~, A: h: c6 T! M        ( h. z, H" ~6 I; c
        2、空间允许,孔为什么要打得这么乱呢,而且有些离电容管脚太近了;小元件铺铜越过管脚并在两脚之间打孔有什么好处吗?在我的概念里是绝对不允许的。2 |( y0 e; i: `/ I! r
        / O  q, O4 y# r) f
* {  V5 M* [6 i; {
        3、这也是天线!第二个图中好好的一块铜就这样被镂空了。打孔时稍微注意一点就可以避免的问题,把孔打整齐,拉开孔的间距很难吗?; i$ N5 ~/ C0 v  p2 G7 M0 z& ^
        [img]3 Y9 N3 f' U8 k. s0 a6 }7 c6 X
' j' B! \6 U, G/ U1 [& q/ j
        4、铺铜很随意,以致孔只有一部分在铜上(这种情况在一块板内竟然非常多!)。
2 [! s! _# u0 w7 ?/ D        : ]/ Z& _* O/ i9 S% Y1 W
: `8 {" H/ ~2 e4 l
        5、既然铺了铜,为什么还要连线呢?也许这样做也没什么问题,但给人的感觉很不规范。2 j  R/ F" G( ^2 U5 }
       
5 y# b) }; `: T$ K7 R( g8 m. |% |; a( }7 a4 O3 h* K4 p, B" i
        6、铺了铜却不打孔。2 Z9 U8 F1 d( p
       
5 ?) W% Q- ^6 s5 D* a. M( b        7 i) I4 l. [" z: p/ x8 s; R( |8 L! a
        7、锐角走线;两地孔完全不必这样挤在一起。6 q% f" C9 @; F$ A7 _
        & S2 i7 P5 m* C: I! U( P
6 R& I3 T7 g5 n8 ?
        8、走线问题; |' [( N/ a, N! v, `# G+ ]
        改成下图那样会不会好很多?(非得在焊盘里拐一下不可吗?)
0 o# z5 @/ l* H1 R+ \       
" U7 j( E" L! d5 ~
5 M2 V: l6 E& r& L% \5 Z        % X# O: \( `7 z( H7 H
% z; G" j8 m3 C! b& G
        已经养成很随意走线的坏习惯,做完了也不去修一下。
; y# T8 y& x' G0 \        , L0 D" i; ^# v3 ]; Y0 q
       
% v/ n0 B  g# x       
5 }, a+ t6 ^1 X4 b, z7 I4 V% P" P! g1 A
        怎么看都感觉很别扭啊!# @# J9 n# s# F
        8 `7 r& t# A  D2 U3 B

0 q, R6 W3 N; d2 Y( k# z        " d% F1 J1 j- P- ?: u

' Z9 F2 E* `% @+ A6 Z        9、这是一块大铜皮,0402电阻就这样被铜皮包围着,焊着可能出问题。
0 D4 R! G* X4 M" h        ( X6 C9 {1 s' `! I& p" V
& g# w% _" O6 v: J, A, W
        10、平面层两块同间距只有0.18mm,有那么大的空间,为什么铜与铜的间距非要这么近不可呢?BGA里面为为了保证阻抗连续性,局部间距泪点可以理解,很多地方铜与铜的间距不到0.2mm,何解?
# C% w& S1 a; `/ x8 j" ?        ' Y# M9 _/ L5 I0 G4 G- f& y
! Q& G. Q, r. X2 l6 g% u, V/ c/ t
        11、有空间就把孔打到10mil以外吧,挤在一起干吗呢?
5 T9 t7 P1 w) Y) B2 C' t% S" ]2 N       
: w$ E0 D- d0 J" C" v0 c1 a3 d: u" [+ ]8 ^
        12、这是拉线时没选Replace etch的结果。. A/ c9 A1 F8 i7 }0 Q7 B2 t, B
       
! q8 p& G  r* I, `$ F- ?' n! t( e7 \  H; Y
        13、这种情况应该走钝角。3 a6 _; }  F6 e' C+ @3 c2 R  j
        " Z( ^! a- a$ D3 ?* G
6 b0 U4 ^8 A4 K. y/ I, v# P' m  o
        14、电源先经过电容再到芯片,没错,但电容的位置可以变的嘛,不至于把线走得这么难看吧。
7 Q$ s8 Y4 F) Y+ l, Z5 a        ' }) ?- n+ v) U: {

; T& D! o- L0 `" x: b5 p        15、复位信号间距太近了,有空间为啥不拉开点呢?
  g1 K3 |% o. g1 J       
; |% m2 ?0 u. U* J) k" o) f4 m2 l! p9 w2 A. h4 J( R
        16、有空间应该拉开点间距;对于高速信号,拐弯会引起反射,能不拐弯就不拐弯;右边拉开点间距并且远离一点安装孔吧。! |7 q7 S* ]  [* j
       
3 W+ z2 w) B3 U5 J! @- M
1 H' ~- k/ u* |        17、把下边那个孔往左移一点,紫色的线就可以少拐4个弯了!8 E# t# b% h% y5 g, l9 L% C
        7 F$ b' V- J/ O' D& P% u
- y( I: L* ?: Q! V6 l0 E
        18、这两个地孔有必要打那么远吗?& Z' S: t1 H4 P  b1 G% d. n5 b* V
       
* F) p7 R/ H% {8 `  p6 Y- d( U0 |6 ^( e; B, p) N
        19、滤波电容基本上都没有按先大后小的顺序来布局,很多线还少拐几个弯,还可以短很多的。

点评

支持!: 2.5 反对!: 1.0
支持!: 0
支持  发表于 2013-9-5 17:03
支持!: 5 反对!: 1
  发表于 2013-9-5 15:52

评分

参与人数 1贡献 +10 收起 理由
tjukb + 10 支持!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏7 支持!支持!8 反对!反对!

8

主题

162

帖子

1456

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1456
推荐
 楼主| 发表于 2013-9-6 09:46 | 只看该作者
pmp_mcu 发表于 2013-9-5 21:44
5 O( H' l0 V9 F4 l! _% l. x, D2 j这个图这样做是对的。不能只看表面。PCB layout是黑色艺术。
& B8 ^9 P! z" K: ?
对比一下,塾优塾劣?
, D3 {( ?6 _- J3 I

15

主题

346

帖子

3486

积分

五级会员(50)

Rank: 5

积分
3486
推荐
发表于 2014-11-25 20:44 | 只看该作者
Julia_E365 发表于 2014-11-25 18:24" ^5 e3 t! M( F; c, U6 ?( A
当客户指出这些问题的时候就晚了,这些虽然是细节,但给人的感觉就是不够专业。

  k' n$ f/ t5 i9 Z8 X: E' V5 Y呵呵,不同类型的单板不同的规范,有些新手做的可能不到位,但是不能一棒子打死。要给他们鼓励,严格是好的,但是要有尺度,那些新人也是有自尊的,我觉得我手下的新人,虽然现在细节处理不到位,那个是需要实战经验的,将来他们或许会比我强的,所以得尊重新人。/ @9 C3 a& m  X8 G7 N% q9 c. U, m
还有就是每个人包括客户,大家的想法不一样。有时候你做的再完美,那也只是在你眼,客户看起来或许未必是那样的。既然做设计就不要怕客户提意见,客户和你,关注的点不同,有时候你所关注的,客户或许并不太在意;要明白客户在意的点,和你设计的单板的类型并注意该类型的设计中有哪要点,这个要优先处理好,尤其是项目进度比较紧急的时候。优化是无止境的。/ p: F  c( j5 A% l& t/ t6 S4 r
skype:i_woods@hotmail.com

1

主题

174

帖子

55

积分

二级会员(20)

Rank: 2Rank: 2

积分
55
推荐
发表于 2013-9-6 21:59 | 只看该作者
Julia_E365 发表于 2013-9-6 09:46
6 b" N, i" s: L0 R9 o- @6 [  a& ~; I对比一下,塾优塾劣?

2 M* w* D# i0 T7 C左侧第一对差分也许是为了进行对内等长才不做到齐头并进 无法判断一定是错的
* i) C* H9 e7 F4 t; b6 w5 y下方那对差分楼主的做法是对的,应该要避免差分锐角走线的产生
* ~2 `- Y' c6 v7 L$ [右边的差分个人认为楼主的做法没有原图中的好,两差分线之间的耦合距离比原图中要差一点,原图更接近via处才分开,楼主的耦合距离偏大,对信号的影响更明显* ^2 b, ]4 S8 ]1 u( q! v- m
个人拙见 见笑了

48

主题

1082

帖子

4058

积分

五级会员(50)

Rank: 5

积分
4058
2#
发表于 2013-9-5 15:58 | 只看该作者
顶一个
新时代女性标准: 上得了厅堂,下得了厨房; 杀得了木马,翻得过围墙; 买得起好车,住得起好房; 斗得过小三,打得过流氓

2

主题

102

帖子

372

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
372
3#
发表于 2013-9-5 16:11 | 只看该作者
嘿嘿,谢谢楼主的指导,这些其实都是很容易忽视的细节,如果都能养成习惯,Layout出来的东西必定少很多问题

3

主题

87

帖子

1496

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1496
4#
发表于 2013-9-5 16:34 | 只看该作者
都是些很细节的东西,对于我这种有轻微强迫症的人来说,做不到反而很难受啊

0

主题

50

帖子

484

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
484
5#
发表于 2013-9-5 17:06 | 只看该作者
LZ已经是高人了...

8

主题

162

帖子

1456

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1456
6#
 楼主| 发表于 2013-9-5 17:21 | 只看该作者
fsq2011 发表于 2013-9-5 17:06
4 E7 W" m9 a% bLZ已经是高人了...

9 `' A3 i+ t# t; V" @不及你啊{:soso_e113:}

8

主题

162

帖子

1456

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1456
7#
 楼主| 发表于 2013-9-5 17:25 | 只看该作者
抛砖引玉罢了,望高手出来指点呀。

7

主题

35

帖子

660

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
660
8#
发表于 2013-9-5 17:29 | 只看该作者
个人认为画PCB就和审美一样,画出的PCB就代表着审美观。

8

主题

82

帖子

864

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
864
9#
发表于 2013-9-5 17:36 | 只看该作者
好像自己之前画的板子啊,要严格要求,细节决定成败,
give me five!~

17

主题

155

帖子

2235

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2235
10#
发表于 2013-9-5 19:29 | 只看该作者
看来layout心思不在板子上,以连通为目的,PCB美观和内涵边lay边漏。跟规范没关系,规范不可能什么都要求。对于第二个问题,对于大封装的电容,建议在两pin之间成对打孔,VCC和gnd的互感会减小总的环路电感,对于电源要求宽频低阻抗是有好处的。作用有多大,It depends。这不算坏习惯
人人为我,我为人人

85

主题

615

帖子

5170

积分

五级会员(50)

Rank: 5

积分
5170
11#
发表于 2013-9-5 20:10 | 只看该作者
3345243 发表于 2013-9-5 19:29& [% r: \4 R5 ]- c1 ]9 ]+ v
看来layout心思不在板子上,以连通为目的,PCB美观和内涵边lay边漏。跟规范没关系,规范不可能什么都要求。 ...
1 T& p! W& t0 `$ E8 r: O$ v
为什么能减少环路电感?
生活充满奇迹

48

主题

579

帖子

3920

积分

五级会员(50)

Rank: 5

积分
3920
12#
发表于 2013-9-5 21:44 | 只看该作者
这个图这样做是对的。不能只看表面。PCB layout是黑色艺术。

untitled.png (96.86 KB, 下载次数: 0)

untitled.png

9

主题

264

帖子

685

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
685
14#
发表于 2013-9-6 11:36 | 只看该作者
就一般而言,楼主是对的,但是某些高频的pcb处理,很多时候就是乱七八糟的,美观不一定就性能好,在layout概念上,只要符合EMC,信号完整性【包括电源完整性】、安规等guide后,再考虑美观;追求完美是对的,但不要过分,楼主不算重呵呵;我的观点:我们现在所绘的是一板一眼的西洋画,其实有时国画的意境更为深远呵呵
祝自己在的新的一年里,开心快乐多,伤愁离别少。

59

主题

829

帖子

2908

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2908
15#
发表于 2013-9-6 11:43 | 只看该作者
看了看感觉还是有一定的指导意义的  赞同性能至上,兼容美观的观点
谁在问我啥时候画完,先打闷棍后洒石灰粉,浇完热水,浇冷水,然后给丫的搁冰柜冻起来
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-1 18:05 , Processed in 0.072325 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表