EDA365电子工程师网
标题:
(转) 嵌入式硬件电路设计基本功
[打印本页]
作者:
yangyuan
时间:
2015-6-4 15:35
标题:
(转) 嵌入式硬件电路设计基本功
我走的电子开发道路其实和大多数人说的一样,基本的路线为模拟电子(熟练)→数字电路设计(掌握)→单片机(项目开发)→ARM硬件设计(项目开发)→linux学习→linux驱动学习→ARM&linux底层开发(项目开发)→ARM&linux顶层开发(项目开发)→项目经理。我现在还在路上折腾,现在将我的教训和心得拿来给大家分享,希望对于新手有借鉴。
- B E; W: \2 Z' |) T+ x
本文引用地址:
http://www.eepw.com.cn/article/271309.htm
) Q6 S# k$ W& S; D# Y
嵌入式设计是个庞大的工程,今天就说说硬件电路设计方面的几个注意事项,首先,咱们了解下嵌入式的硬件构架。
, @% M r- S0 I- v! `
我们知道,CPU是这个系统的灵魂,所有的外围配置都与其相关联,这也突出了嵌入式设计的一个特点硬件可剪裁。在做嵌入式硬件设计中,以下几点需要关注。
1 y% z/ ?2 l% T8 w' v' S
第一、电源确定
/ n6 C: Y9 j3 l& x5 y
电源对于嵌入式系统中的作用可以看做是空气对人体的作用,甚至更重要:人呼吸的空气中有氧气、二氧化碳和氮气等但是含量稳定,这就相当于电源系统中各种杂波,我们希望得到纯净和稳定符合要求的电源,但由于各种因素制约,只是我们的梦想。这个要关注两个方面:
. k( \1 F8 t7 j3 M
a、电压
+ y8 F+ v# ]- W$ v% H
嵌入式系统需要各种量级的电源比如常见的5v、3.3v、1.8v等,为尽量减小电源的纹波,在嵌入式系统中使用LDO器件。如果采用DCDC不仅个头大,其纹波也是一个很头疼的问题。
: M9 |! B; @+ m# e; c8 y
b、电流
6 }5 @6 T; h" h# q
嵌入式系统的正常运行不但需要稳定足够的电源,还要有足够的电流(其实就是功率达到要求),因此在选择电源器件的时候需要考虑其负载,我设计时一般留有30%的余量。
/ X8 I0 t$ W! h! x2 R/ o# Q
如果是多层板,电源部分在layout的时候需电源分割,这时需要注意分割路径,尽量将一定量的电源放置在一起。如果是双面板,则走线宽度需要注意,在板子允许的情况下尽量加宽。合适的退耦电容尽量靠近电源管脚。
l$ W2 a; I- D2 r5 N
第二、 晶振确定
) P8 i* [: L, }. e1 d6 \
晶振相当于嵌入式系统的心脏,其稳定与否直接关系其运行状态和通讯性能。常见的振有无源晶振,有源晶振,首先要确定其振荡频率,其次要确定晶振类型。
% {+ C/ A u g5 V
a、无源晶振
3 |" q" q3 q `( G0 h8 s
其匹配电容和匹配电阻的选择,这部分一般依据参考手册。在单片机设计中,经常使用插件晶振配合瓷片电容。在ARM中,为了减少空间和便于布线,经常使用四角无源晶振配合贴片电容。虽然我们对于固定晶振的匹配电路比较熟悉,但是为了达到万无一失,还是要看参考手册确定电容大小,是否需要匹配电阻等细节。
* G. d) q: Z- `8 b, A. a! B
b、有源晶振
: w r9 W& m+ h" J
具有更好的更准确的时钟信号,但是相比之下,比无缘晶振价格高,因此这也是在硬件电路设计中需要关注的成本。
# I0 G/ w# K% V6 q. f2 }
在做电路板设计时需要注意晶振走线尽量靠近芯片,关键信号远离时钟走线。在条件允许的情况下增加接地保护环。如果是多层板,也要讲关键信号远离晶振的走线。
9 ^- t- C# l- e4 B S
第三、 预留测试IO口
I4 H& E9 ?% }+ [9 X8 q5 }2 n
在嵌入式调试阶段,在管脚资源丰富的情况下,我通常预留一个IO口连接led或者喇叭,为下一步软件的编写做铺垫。在嵌入式系统运行过程中适当控制该IO接口,从而判断系统是否正常运行。
f$ C% s% t; v- b- s$ D! |
第四、外扩存储设备
* I7 T( G) Z0 Y/ `9 `/ x- h
一个嵌入式系统如果有电源、晶振和CPU,那么这就是我们熟悉的最小系统。如果该嵌入式系统需要运行大点的操作系统,那么不但需要CPU具有MMU,CPU还需要外接SDRAM和NANDFLASH。如果该cpu具有SDRAM和NANDFLASH控制器,那么在硬件设计上不用过多的考虑地址线的使用。如果没有相关的控制器,那么需要注意地址线的使用。
( ~5 O- j' K* }
这部分在LAYOUT的时候是一个重点,究其原因就是要使相关信号线等长以确保信号的延时相等,时钟和DQS的差分信号线走线。在布线的时候各种布线技巧需要综合使用,例如与cpu对称分布,菊花链布线、T型布线,这都需要依据内存的个数多少来进行选择,一般来说个数越多,布线越复杂,但是知道其关键点,一切迎刃而解。
$ `. B) l8 g: ]4 }( R
第五、功能接口
& v/ x8 q0 L* t
一个嵌入式系统最重要的就是通过各种接口来控制外围模块,达到设计者预设的目的。常用的接口有串口(可用来连接蓝牙,wifi和3G等模块),USB接口、 网络接口、JTAG接口、音视频接口、HDMI接口等等。由于这些接口与外部模块连接,做好电磁兼容设计是重要的一项工作。除此之外,在LAYOUT的时候注意差分线的使用。
! ?- k0 r$ K: W( g+ |2 {
第六、屏幕
6 R7 l1 E& G( E
这个功能之所以单独列出来,是由于其可有可无。如果一个嵌入式系统只是作为一个连接器连接外围设备模块,通过相关接口连接到电脑主机或者直接挂在网络上,那么屏幕就不需要了。但是如果做出来的是一个消费类产品,与用户交互频繁,这就不得不唠叨几句。
$ `: N1 [( U2 }
电容屏幕是嵌入式屏幕的首选,在电路设计中需要注意触屏连接线和显示屏连接线的布局。在走线的过程中尽量短的靠近主控cpu,同时注意配对信号走差分线,RGB控制信号走等长。各种信号走线间距遵循3W规则,避免相互干扰。 在屏幕的设计中,一定要确保功率和防止干扰,以防屏幕闪屏和花屏现象的出现。
1 t# ?! |4 p' M" M
$ J7 y; ~4 k% @( G7 |; j$ ]
以上就是我做嵌入式板子设计中的一些经验,有些经验是经过沉痛教训获得的。希望对你有所启发。
$ w0 s- w. d" t! Y4 @; i& t* x4 M
: d# ]* I1 E: S4 t, i
作者:
sushouchai@sina
时间:
2015-7-2 08:54
感谢分享!
作者:
sushouchai@sina
时间:
2015-8-7 09:10
谢谢分享!
作者:
xhnumber1
时间:
2015-8-13 09:31
一直摸不着头绪去整硬件设计,不知道是不是方法不对还是没天赋
作者:
fmorcm
时间:
2015-8-13 18:35
多谢楼主分享,给力
作者:
joy_show_wb
时间:
2015-8-19 10:29
感谢分享!
作者:
xhnumber1
时间:
2015-8-22 10:50
xhnumber1 发表于 2015-8-13 09:31
* @' f* F) _+ H5 X8 t' b; a& ^
一直摸不着头绪去整硬件设计,不知道是不是方法不对还是没天赋
6 ]# x7 u& O% t2 J
嗯,继续摸着石头过河,谢了
$ d( F O4 ~2 V$ f
作者:
电子-爱好者
时间:
2015-9-6 11:26
谢谢分享...............
作者:
lihongbo
时间:
2015-9-19 20:16
' J( w9 i: H7 y! p# {
多谢楼主分享,给力
作者:
fzdy1314
时间:
2015-9-27 21:04
写楼主分享!
作者:
qilinwang66
时间:
2015-9-28 09:37
$ q: A0 D. \/ d# x3 k! R
谢谢分享!
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2