|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如题 小弟我是学校实验室新来的 老师就要我画一个双6678+K7的板子。。(压力山大)
; _2 l3 G% V3 H& E这是我画的第一块板子,甚至PADS也是才学的,现在经过10个月。。板子终于要画完了3 B* S6 j3 c& U% \; I& ~1 g$ y/ b3 n
3 u& ~7 ^5 g: |' Z目前正在检查,但是发现DDR的等长线检查十分困难,DDR使用的是DDR3,连线方法使用了Fly-by
7 P; G% C0 F7 K( Z1 w) h该连接方法中,元件的连接关系如下:
2 M; o6 q$ I& D# j8 T$ dDSP-(等长线)-第一块DDR-(等长线)-第二块DDR-(等长线)-。。。-(等长线)-第五块DDR-(???)-末端电阻
1 G R: V: z& U7 ^% k
3 \- Z" x# k5 a2 Q) ]但是现在发现统计各段是否等长十分困难
/ x; O! [5 b( x( y3 w/ O" O# W2 T/ S% s$ |' p& v7 @2 s
一、所以我想问,有没有什么简单的方法,直接统计两个过孔或者焊盘之间的走线长度。(不知道是我画的有问题还是怎么样
; n2 Q+ v3 P9 z3 y9 E- w' C( x直接选择Pin Pair 就会选择整个网络,Pin pair方法不能用啊)
: F9 c m# p1 d: L- J/ t9 ^$ A# V5 |
我发现的一个解决办法是:首先选择整个网络,右键-》convert to chamfered Path 在弹出的对话框中选择想要计算的那一段走线9 `* I0 p0 r* e- Q
关闭该对话框,然后输入QL(Quick Length),弹出该段的长度报表。
. m8 I0 z# \2 s4 @
3 Z8 E0 }* z9 R9 l' O但是总觉得该办法不是太正规,有没有什么比较好的方法直接计算那段长度的。而其该方法只能计算第一段,也就是DSP到DDR的长度,
6 |" q; o8 \ Q1 @2 Y, v( u3 i但是DDR到DDR的走线不在对话框的列表中,因此也无法选中。
# U4 b6 f) d, Z) w
* G+ W; k! J/ Q. V. L7 R二、我想问下,我在画完板子后发现,0402电阻的封装画得太大了(1.0*0.5 被我画成几乎2mm长了),结果导致很多电阻放不上去,所以; u+ E' U) y" P8 V* j8 W& y
我更改了封装大小(1.5*0.5),但是更改封装之后发现很多走线变的不标准了,不再是45度或者135度的,我想问下有没有什么好方法能够4 H# L6 R0 f( ^2 D/ i
直接修改或者是告诉我哪些线不是45度和135度的。很多我已经修改了,但偶尔还是能发现某些线不对劲。
. E @: R2 O* \$ y( ]% P! j& S0 y; c9 i" a1 Y3 u) ]
三、连接关系中,前两部分等长没有问题,但是现在不知道第三部分(???部分),也就是最后一块DDR到端接电阻(应该是这么叫的吧)
2 d/ Y2 g; Z: P% W: r的连线是不是等长,不知道有没有画过DDR3的告诉一下。。。
+ N: }( i, p( a
4 M, }! j3 ~/ ]: I* ?( N/ \' s如题 这三个问题是在画板子最后遇到的问题,因为下周就要投了,所以比较急,没有办法先逛论坛慢慢看了,就当一次伸手党了* p7 E* g: ~& g, ~* @3 I# ?
不知道有没有大牛可以帮小弟一下。感激不尽了 |
|