找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1495|回复: 6
打印 上一主题 下一主题

大神们:你们觉得FBGA调管脚最好的方法是什么

[复制链接]

26

主题

84

帖子

754

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
754
跳转到指定楼层
1#
发表于 2012-11-7 08:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
给讲一下具体的方法吧
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

15

主题

1136

帖子

6571

积分

EDA365版主(50)

Rank: 5

积分
6571
2#
发表于 2012-11-7 11:21 | 只看该作者
大神,给大家讲讲您的学习心得更有意义( i* X! \0 C7 W! q

0 B, N6 W; j9 a( T/ ?$ a0 Y这类操作网上有很多的文档说明,既然您有这方面的应用,把你的学习心得共享出来会更有意义...
$ {  ^$ y  X& c7 ?# j
( b. ^* k0 s; W) Z比如 altium 提供的 “FPGA/PCB 管脚同步”以及百度等文库中存在的类似题目的现成教程
业余,多多指正指教。

26

主题

84

帖子

754

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
754
3#
 楼主| 发表于 2012-11-7 11:27 | 只看该作者
我只会一种方法,就是将网络强制连接到FBGA,然后将FBGA剪切再粘贴到原位置,就可以更改网络,只是这种方法有很多弊端,也很费时,听说AD可以软件调管脚,想试试比较一下,但还不会

评分

参与人数 1贡献 +5 收起 理由
wanghanq + 5

查看全部评分

16

主题

803

帖子

4474

积分

EDA365版主(50)

Rank: 5

积分
4474
4#
发表于 2012-11-7 12:09 | 只看该作者
史努比 发表于 2012-11-7 11:27 # u8 t! D0 t0 w$ ]/ H* J# I  M0 `
我只会一种方法,就是将网络强制连接到FBGA,然后将FBGA剪切再粘贴到原位置,就可以更改网络,只是这种方法 ...

% r  v; T! S2 @4 n! a兄弟...你太狠了也太敢搞了吧...你这样就不怕出问题?FPGA调管脚也只是仅限于IO口...你这样风险太大了吧....
: C, ^1 o5 C0 D6 R5 E$ e  {这个是以前版主大神发的资料...你拿去试试看...# H. j6 V7 w# T/ o2 X
Altium Designer关于FPGA的PIN交换.pdf (1.53 MB, 下载次数: 54)

2

主题

98

帖子

1157

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1157
5#
发表于 2012-11-7 15:19 | 只看该作者
77991338 发表于 2012-11-7 12:09
+ |2 }( K3 h# y; j兄弟...你太狠了也太敢搞了吧...你这样就不怕出问题?FPGA调管脚也只是仅限于IO口...你这样风险太大了吧.. ...
3 P) @) C; T! R
是的,而且FBGA调管脚是有条件限制的,比如智能在同一个BANK里或者在制定的一些管脚上改,你这样做会使得编程很难做的

15

主题

1136

帖子

6571

积分

EDA365版主(50)

Rank: 5

积分
6571
6#
发表于 2012-11-7 16:08 | 只看该作者
史努比 发表于 2012-11-7 11:27 + o; u( l. P: e5 B8 A2 ?7 y
我只会一种方法,就是将网络强制连接到FBGA,然后将FBGA剪切再粘贴到原位置,就可以更改网络,只是这种方法 ...
( |0 T% O/ ~2 U( }" Y3 [
{:soso_e100:}  {:soso_e100:} 这样描述后回复的几率会大很多" E3 ?( ]" C: Y; o
- Z, G) `# x8 ?3 F( k$ ^" W
类似的学习文档供参考(很希望能看到您在这方面的新想法)+ a. S9 q1 `* q& i7 W) u
& i0 q# X+ F" Y5 U/ D, i- |
AD6 中FPGA设计与PCB引脚优化实例.pdf (307.38 KB, 下载次数: 21) 7 T3 b3 R# G+ s# S6 R! J3 ]

1 {) X9 k4 x) h0 X' ]. [ 管脚交换功能示例说明.rar (1.42 MB, 下载次数: 26) * |4 [7 C2 P% |  X

- y) M9 a% \+ f3 v* E+ x: u" e

点评

支持!: 5.0
支持!: 5
  发表于 2012-11-7 16:43
业余,多多指正指教。

26

主题

84

帖子

754

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
754
7#
 楼主| 发表于 2012-11-7 16:42 | 只看该作者
本帖最后由 史努比 于 2012-11-7 16:45 编辑
, |- R/ ?- O( R6 @. W' O* q
77991338 发表于 2012-11-7 12:09 # i3 L/ J/ Z: S& A) A5 S
兄弟...你太狠了也太敢搞了吧...你这样就不怕出问题?FPGA调管脚也只是仅限于IO口...你这样风险太大了吧.. ...
" P/ w+ u) E) F- N
1 z6 J7 p: U+ Z8 W( V! Z) y  [# G
谢谢,我的做法也会在同一个Bank里进行调换,我会在表格来记下调换前和调换后的网络进行对比,然后手动在原理图里去改网络,最后从原理图更新到PCB,就保持一致了。方法很老,比较繁琐。

2012-11-7 16-41-32.png (17.98 KB, 下载次数: 5)

2012-11-7 16-41-32.png

评分

参与人数 2贡献 +15 收起 理由
77991338 + 10 看着工作量不小啊...
zhengzy + 5 很给力!

查看全部评分

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 09:19 , Processed in 0.068935 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表