找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 217|回复: 2
打印 上一主题 下一主题

学会基础,才能开始电路设计~

[复制链接]

114

主题

136

帖子

1000

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1000
跳转到指定楼层
1#
发表于 2017-10-21 11:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x

6 j" t: {7 Y) O0 k4 E嵌入式设计是个庞大的工程,今天就说说硬件电路设计方面的几个注意事项,首先,咱们了解下嵌入式的硬件构架。
6 ^- H" g8 s; k, Y0 o. |0 M
7 d' W% I  u; o; g& |, j! g# }我们知道,CPU是这个系统的灵魂,所有的外围配置都与其相关联,这也突出了嵌入式设计的一个特点硬件可剪裁。在做嵌入式硬件设计中,以下几点需要关注。* U& q, U3 K5 c1 B

) j! k3 T" F6 u" `8 D6 a第一、电源确定
& {% L$ C' d7 v1 {0 H( p% G% m- W  U
电源对于嵌入式系统中的作用可以看做是空气对人体的作用,甚至更重要:人呼吸的空气中有氧气、二氧化碳和氮气等但是含量稳定,这就相当于电源系统中各种杂波,我们希望得到纯净和稳定符合要求的电源,但由于各种因素制约,只是我们的梦想。这个要关注两个方面:1 g( f% T$ t3 y1 s0 I7 d( I
5 J7 {% B2 {" F: S8 L9 J
a、电压: K/ M0 e  i/ G5 |# q2 F! ?
嵌入式系统需要各种量级的电源比如常见的5v、3.3v、1.8v等,为尽量减小电源的纹波,在嵌入式系统中使用LDO器件。如果采用DCDC不仅个头大,其纹波也是一个很头疼的问题。3 L7 c8 G: v5 o
# I2 A1 h0 p* W% N( x' ?5 c
b、电流
# P/ o3 }# Y3 O" a! Q4 V" x嵌入式系统的正常运行不但需要稳定足够的电源,还要有足够的电流,因此在选择电源器件的时候需要考虑其负载,我设计时一般留有30%的余量。" \# T' C# @5 M% N
如果是多层板,电源部分在layout的时候需电源分割,这时需要注意分割路径,尽量将一定量的电源放置在一起。如果是双面板,则走线宽度需要注意,在板子允许的情况下尽量加宽。合适的退耦电容尽量靠近电源管脚。! X! Q) Q3 F  ^% b# x

% A! H/ N" D' e) ^第二、 晶振确定
- s/ N* r+ I! [. t: t, a$ Z2 M* F/ o. {
晶振相当于嵌入式系统的心脏,其稳定与否直接关系其运行状态和通讯性能。常见的振有无源晶振,有源晶振,首先要确定其振荡频率,其次要确定晶振类型。
5 u3 m( x5 `& e1 @) E( {1 o, S6 K& x! g  ]! P+ p$ k
a、无源晶振: [( G/ B$ [2 F1 E$ K# V3 C
其匹配电容和匹配电阻的选择,这部分一般依据参考手册。在单片机设计中,经常使用插件晶振配合瓷片电容。在ARM中,为了减少空间和便于布线,经常使用四角无源晶振配合贴片电容。虽然我们对于固定晶振的匹配电路比较熟悉,但是为了达到万无一失,还是要看参考手册确定电容大小,是否需要匹配电阻等细节。
9 j7 Q0 ?2 H9 I) G8 u0 p1 A! H4 C8 o, o% M
b、有源晶振
; I8 T: i  K) C3 ]具有更好的更准确的时钟信号,但是相比之下,比无缘晶振价格高,因此这也是在硬件电路设计中需要关注的成本。
; Z/ Y, j: S3 i' l2 e3 p8 F0 t- M& g7 n) k, z: |. m# R
在做电路板设计时需要注意晶振走线尽量靠近芯片,关键信号远离时钟走线。在条件允许的情况下增加接地保护环。如果是多层板,也要讲关键信号远离晶振的走线。
- l- F4 I& ]* W; `: ]3 |4 ]& ^8 A6 _0 I2 `- n8 s
第三、 预留测试IO口
0 u1 P6 J; Y4 ^* Y* x$ D$ G, O( m' o
在嵌入式调试阶段,在管脚资源丰富的情况下,我通常预留一个IO口连接led或者喇叭,为下一步软件的编写做铺垫。在嵌入式系统运行过程中适当控制该IO接口,从而判断系统是否正常运行。! N) C7 _1 E2 N( T5 \1 k  |$ M+ K/ k
* L; `9 ^2 r& }$ r, a/ {
第四、外扩存储设备
; _' d2 ]. `2 m& p6 P+ ~
% K& p) Y! Z/ j8 h# w( ]一个嵌入式系统如果有电源、晶振和CPU,那么这就是我们熟悉的最小系统。如果该嵌入式系统需要运行大点的操作系统,那么不但需要CPU具有MMU,CPU还需要外接SDRAM和NANDFLASH。如果该cpu具有SDRAM和NANDFLASH控制器,那么在硬件设计上不用过多的考虑地址线的使用。如果没有相关的控制器,那么需要注意地址线的使用。
- s0 Q& L( ]5 C. ]. K9 c
9 D+ M! h, f" L这部分在LAYOUT的时候是一个重点,究其原因就是要使相关信号线等长以确保信号的延时相等,时钟和DQS的差分信号线走线。在布线的时候各种布线技巧需要综合使用,例如与CPU对称分布,菊花链布线、T型布线,这都需要依据内存的个数多少来进行选择,一般来说个数越多,布线越复杂,但是知道其关键点,一切迎刃而解。
" X: W, l; \; C
1 o! f* t3 [& j5 @" [" R第五、功能接口
. n$ `/ b: y4 o9 g9 i* ~3 Y9 m0 Z
一个嵌入式系统最重要的就是通过各种接口来控制外围模块,达到设计者预设的目的。常用的接口有串口(可用来连接蓝牙,wifi和3G等模块),USB接口、 网络接口、JTAG接口、音视频接口、HDMI接口等等。由于这些接口与外部模块连接,做好电磁兼容设计是重要的一项工作。除此之外,在LAYOUT的时候注意差分线的使用。/ n' j: {( {; w7 c4 ?
3 e7 s; Z/ J; o, f! f% ?
第六、屏幕+ \1 P" t8 _; K* W+ A: H

# N8 Y7 u, ?' y6 J  W这个功能之所以单独列出来,是由于其可有可无。如果一个嵌入式系统只是作为一个连接器连接外围设备模块,通过相关接口连接到电脑主机或者直接挂在网络上,那么屏幕就不需要了。但是如果做出来的是一个消费类产品,与用户交互频繁,这就不得不唠叨几句。
; E+ H2 e% u9 ^( O# G. r7 K3 s3 Y9 Y5 m. ^& f5 e+ l
电容屏幕是嵌入式屏幕的首选,在电路设计中需要注意触屏连接线和显示屏连接线的布局。在走线的过程中尽量短的靠近主控cpu,同时注意配对信号走差分线,RGB控制信号走等长。各种信号走线间距遵循3W规则,避免相互干扰。 在屏幕的设计中,一定要确保功率和防止干扰,以防屏幕闪屏和花屏现象的出现。
4 J1 |' c, a7 S; }; _* S/ ~
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

7

主题

15

帖子

95

积分

二级会员(20)

Rank: 2Rank: 2

积分
95
2#
发表于 2017-10-26 17:59 | 只看该作者
明德扬招生,FPGA就业班10800,周末班7999,网络班5999,随到随学,不会学到会为止。详细Q我821219077

7

主题

15

帖子

95

积分

二级会员(20)

Rank: 2Rank: 2

积分
95
3#
发表于 2017-10-26 17:59 | 只看该作者
明德扬招生,FPGA就业班10800,周末班7999,网络班5999,随到随学,不会学到会为止。详细Q我821219077
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-7 01:09 , Processed in 0.052483 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表