找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 648|回复: 6
打印 上一主题 下一主题

请问:两个MCM之间的叠层设计是在cadence中的那个产品中做的?

[复制链接]

18

主题

50

帖子

206

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
206
跳转到指定楼层
1#
发表于 2012-3-21 11:39 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
Rt:三维MCM的叠层设计是怎么做的?是在一张版图上完成的还是分别用两张板子做两个MCM,然后由生产厂商完成两个MCM的互连以及封装?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

95

主题

1309

帖子

4219

积分

EDA365版主(50)

Rank: 5

积分
4219
2#
发表于 2012-3-22 16:21 | 只看该作者
抱歉 请上网查下 没有作过类似芯片封装

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
3#
发表于 2012-3-22 16:48 | 只看该作者
APD可以做这个事,最终目的是做到一块基板上,所以要统一叠层。

18

主题

50

帖子

206

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
206
4#
 楼主| 发表于 2012-3-26 10:04 | 只看该作者
本帖最后由 ermao4874326 于 2012-3-27 09:37 编辑
5 Q: \% Z& c. Z/ T. H) r( F
stupid 发表于 2012-3-22 16:48
# K$ V9 o8 z$ @& ~* fAPD可以做这个事,最终目的是做到一块基板上,所以要统一叠层。
  K5 I) D5 T7 y

5 l4 X) y) d6 I, X* a* h9 Z; o我用的是SIP,要做两个MCM的3D垂直互连。我搞不太明白,是先分别做两个BGA封装的MCM,然后再将两个BGA上下放置,垂直互连吗?还有,上下两个MCM的电源层都是一样的,怎么样能合并到一起?

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
5#
发表于 2012-3-27 10:29 | 只看该作者

$ C3 t6 M# c$ g+ ^2 i; B. X: v& h, \  ]2 K+ K6 \; W" v, X
类似于这样,仅供参考。

18

主题

50

帖子

206

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
206
6#
 楼主| 发表于 2012-4-5 09:37 | 只看该作者
stupid 发表于 2012-3-27 10:29 * F) X7 S% z8 ]  h# h' ^1 e& G
类似于这样,仅供参考。
* M  Q& ]; j9 J* g" Q& T+ B' \* o7 q
感谢版主解惑~

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
7#
发表于 2012-4-5 16:28 | 只看该作者
ermao4874326 发表于 2012-4-5 09:37
4 k5 C4 u' i  {" b- Z+ M0 v# d感谢版主解惑~
3 j) p5 a8 D2 |; ~  c: C% ^8 R
不客气,不过TSV 现在能做的也局限于那几家封测大厂。- H4 I* y7 v: B% e/ ?

+ [$ e4 p$ u* U, C, h3 ?9 r$ g& _) z2 ?4 U$ m
FPGA具有产品设计者可以自行修改其内部逻辑的优点。作为开发费用持续上涨的ASIC和ASSP的替代品,越来越多的电子产品开始配备FPGA。FPGA竞争力的源泉来自于半导体制造技术的微细化。FPGA便于在保持设计相同的前提下增加产量,非常适合量产,能够使企业在第一时间采用最尖端的制造技术。因此,FPGA相对于ASIC、ASSP优势明显,形成了促进企业采用的良性循环。 5 N! Z8 u) O9 X! s% s0 p
& l5 b& t) n; {% s( i8 G
  在走在微细化尖端的FPGA企业的心目中,众多技术中,能够作为新一代附加值的技术是贯穿Si芯片的通孔,也就是TSV(硅通孔)。作为能够与制造技术的微细化相结合,或是在某些情况下替代微细化的实现技术,TSV的开发正在加速。 $ L# w2 d9 l( j9 b! D  O( V+ U
4 V5 R' D0 D) A- q2 ~" w2 d& T
  从FPGA企业开发TSV技术的情况来看,美国的大型企业赛灵思(Xilinx)与阿尔特拉(Altera)表现超群。率先投入量产的是赛灵思。该公司于2011年10月宣布,基于“堆叠硅片互联(Stacked Silicon Interconnect)”技术的第一款FPGA“Virtex-7 2000T”已经开始供货,该技术是在形成了TSV的Si转接板上排列多枚FPGA芯片,使其集成在同一封装内。Virtex-7 2000T排列了4枚相同的28nm工艺的FPGA芯片。与在封装基板上安装芯片相比,这项技术具有能够提高芯片间的布线密度、缩短布线长度的优点。该公司开发这项技术的目的是推动FPGA高集成化的发展,使之超越制造技术微细化的速度。 + e# }& N0 _' W- [" ?/ w
$ x6 q5 [) K' y# r6 Z! ]
  FPGA行业的另一位翘楚——阿尔特拉也展开了行动。该公司早已表明正在开发基于TSV的芯片集成技术,并且在2012年3月下旬正式宣布与台积电(TSMC)合作开发出了使用TSMC的CoWoS(Chip on Wafer on Substrate)集成工艺的三维集成电路测试器件。阿尔特拉的目的与赛灵思略有不同。从目前官方发布的信息来看,赛灵思的主要目标是大规模FPGA的高集成化,阿尔特拉的目标则是把包含FPGA的逻辑芯片与模拟电路、存储器等多种要素技术集成在单一器件之中。其集成化对象中也包括阿尔特拉致力开发的光通信技术等。 / ?( x$ g: c6 a* }' S1 u, h
( b' T& ^/ X: O* U9 |
  今后,希望FPGA行业的双雄以TSV为舞台切磋技艺,加快这项技术的发展
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-23 15:06 , Processed in 0.063370 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表