找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2343|回复: 17
打印 上一主题 下一主题

FPGA 电源分割

[复制链接]

12

主题

40

帖子

-8964

积分

未知游客(0)

积分
-8964
跳转到指定楼层
1#
发表于 2012-2-22 15:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 lostbooker 于 2012-2-22 15:36 编辑 , J2 ?6 f# d# l$ I
* m( G+ O7 c1 B$ E
万能的eda365,图是我画的一块FPGA芯片的电源分割,整个电路时六层,四层信号,一层地一层电源,所有分割电源的时候很纠结,最后是图中这样的方案,不知道这样分割怎么样,望有经验的前辈们指点一二{:soso_e183:} ,另外我这块板是ccd成像的,地没有做分割,只是把模拟数字元件分开摆放,不知道这样的效果怎么样,多谢多谢 ' `. j5 U, y+ f  W9 w8 @2 p+ Y/ ^
红色的为3.3V数字/VCCIO,橙色为2.5VPLL模拟电源/PLLA,绿色为1.2VPLL数字电源/PLLD,深蓝色为1.2V核心数字电源/VCCINT
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏3 支持!支持! 反对!反对!

2

主题

90

帖子

111

积分

二级会员(20)

Rank: 2Rank: 2

积分
111
2#
发表于 2012-2-22 15:28 | 只看该作者
地为何部分模拟地和数字地?

12

主题

40

帖子

-8964

积分

未知游客(0)

积分
-8964
3#
 楼主| 发表于 2012-2-22 15:37 | 只看该作者
bruce8949 发表于 2012-2-22 15:28 # `. }0 L: ^% \0 n7 Y/ X0 ]3 ~% X5 X: M
地为何部分模拟地和数字地?

- c( i9 B  C/ p1 n+ s9 }/ `我修改了一下帖子,下面加上了图注,先谢过

13

主题

273

帖子

230

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
230
4#
发表于 2012-2-22 17:07 | 只看该作者
这层是电源平面吧,只要通流量没问题就ok。模拟地、数字地不用分开,器件分开摆、走线不交叉即可。

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
5#
发表于 2012-2-22 17:32 | 只看该作者
把BRD文件发上来了吧

34

主题

398

帖子

-1万

积分

未知游客(0)

积分
-10091
6#
发表于 2012-2-22 20:04 | 只看该作者
PLL电源太散,分多个LC通道供电
" H2 l3 P# K' W8 Ycore通道太小了。把3.3去掉些
* s2 F) w" l8 Y& D. }, B3 i" h. d
3 k) d3 b& g: A/ y1 p& J" U! f: ?你的core电压(深蓝色),怎么有这么多个地方用了。不怕其它电路对core电压有影响吗?
! L. @  Q" p7 p
-->--...-->-----?

扣扣: 714765307

12

主题

40

帖子

-8964

积分

未知游客(0)

积分
-8964
7#
 楼主| 发表于 2012-2-22 21:17 | 只看该作者
chengang0103 发表于 2012-2-22 20:04 ! s: B6 j  X% ^" Q% L
PLL电源太散,分多个LC通道供电; ^# T  z) ?4 j$ Z
core通道太小了。把3.3去掉些

! G" h9 Q1 Q" n; ]" Qcore电压就中间那一片,图上的地也是用这个颜色标注的,这是我的brd文件 SCS_LSI.zip (1.06 MB, 下载次数: 144) ,麻烦你给我看看{:soso_e183:}

12

主题

40

帖子

-8964

积分

未知游客(0)

积分
-8964
8#
 楼主| 发表于 2012-2-22 21:19 | 只看该作者
eeicciee 发表于 2012-2-22 17:32 , ~, c7 J6 N, r4 R9 i1 a
把BRD文件发上来了吧

7 Z# {! k$ ^. o6 x: }3 c SCS_LSI.zip (1.06 MB, 下载次数: 94) ,兄弟,麻烦看一下电源和地或者其他的,多谢多谢

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
9#
发表于 2012-2-22 21:46 | 只看该作者
本帖最后由 eeicciee 于 2012-2-22 21:50 编辑 0 X5 b1 G; }( k# y2 K
) ~. H8 }1 i4 N& r) U: |
第一层跨分割了。LZ,一个网络叫"0",另一个网络叫"gnd"。看了电源层,LZ跨分割太勇敢了。应该好好学习一下高速PCB设计。加油哦

2012-02-22_214657.jpg (63.87 KB, 下载次数: 1)

2012-02-22_214657.jpg

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
10#
发表于 2012-2-23 00:04 | 只看该作者
没有一个完整的参考平面,蛇形线的饶法太BT,你的地平面最好不要分割,铜皮和线的距离是4mil,最小过孔是8mil,已经使用了普通工艺的极限值,走线却是6mil~8mil,如果线细些能更好走,起码可以把部分区域布线层缩减为3个

21

主题

388

帖子

1274

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1274
11#
发表于 2012-2-23 09:54 | 只看该作者
1.个人建议bottom层bga的去耦电容可以放在bga下面,靠近管脚。这样不仅效果好,而且bottom外圈可以多走些线,甚至可以省下一层信号层。通过信号层走些电源过渡也是可以的。
6 e7 K, e& [5 B: e1 i2.左上角电源部分最好铺铜,尤其电源进入部分,不知道你板子的电流多大,走的太细了。
" |8 L+ _1 P6 j! ?7 Q7 t3.L7电感的下面不要走线,更不要从里面穿线。
" i4 y5 }4 R7 U0 e+ z2 {' R9 P1 Q1 N4.L9那是什么电感,感觉封装怪怪的,核对一下器件资料。7 h1 R# J* M4 z7 A, P
5.U16和去耦电容连接,完全都可以省去一个孔,没必要都打两个。从芯片连到电容上,从电容拉线打孔。
$ I( \- Y; u- c7 s! p$ _6.top层有些蛇形线距离太近了。3w原则。) s' j: c9 j7 R) _8 Z$ m9 ^9 ]
7.bga的E6,E5那几个脚,不要用一个过孔。这么多脚打一个孔会有问题。。。还有下半部分的。
% m4 m' z; }* |/ f: j$ X2 t8.晶振下面不要穿线最好,能避免的就拉一下。
# b$ [8 e1 }+ ?4 q% @0 p! H9.VCC2V5到连接器,既然走12mil就没必要打那么多孔。
4 \" z, w$ c" d
+ T. p3 f: }- N: f5 L! j

34

主题

398

帖子

-1万

积分

未知游客(0)

积分
-10091
12#
发表于 2012-2-23 21:17 | 只看该作者
lostbooker 发表于 2012-2-22 21:17 1 l8 ]; M% x9 X1 Y: R8 G/ v: j
core电压就中间那一片,图上的地也是用这个颜色标注的,这是我的brd文件,麻烦你给我看看
! S  c8 ?# o* l  E
1: 基本本上,输入Ac电源,不会用这样的输入端子吧,输入直流的话,就不要那个整流电路了吧。(不解)% A  y& H6 L7 [5 X$ w& Q  `3 f
建议Sw1放在整流前端,整流后电容多加几颗,input电源线宽加宽。(基本没看到你这样的输入电源处理方法,这样的板子电源稳定要主了。要不外加笔记本类电源,要不在这板子上加个电源模块,这个板子够大了。)
: m( ^( Z5 P9 J" Y; i2:CCD基准电压建议离CCD电路近一点。( D+ x: J# p" k  k& D; \
3:U9 U10电路看一下芯片datasheet。你把FB管脚当output了。这地方要重新布局。电源电路的input太细太细了。
3 k9 `. G" E  ?" N# {  M; n4:你的电源整个集中在左上角,这个地方的发热量太大了。我认为不合理。建议打散放置(原则:前端input可以远,后端output必需近)。
" [- u( i2 y4 w% J  q1 C5:FPGA的PLL电源地不要单独隔出来吧。我altera, xilinx的都做过,都是用一个地。  L5 v" g- o' _9 S$ @
况且,你的PLLA_2V5用了两种地。(不解)9 }; q2 I; u# P6 e/ ~2 g
最好的办法是PLL每一路都单独电路供电。但你这里好像不好处理。
4 o( Q5 C1 x# d9 Y6:U15的信号全都在FPGA左边,U15就放在FPGA正左边不正好吗? 线长要短,就算要绕线,也会轻松很多了。
/ Z: l* `( d5 F+ ~' J( ], s好好调一下线,说不定可以只用一个内层就可以把线出来了。$ A: w, d- s+ g5 C  m2 E
$ c+ Q) n! r/ U: \, W
7:U2尽量在与FPGA和CCD都近的地方。电源隔离了,但是地没有隔离。建议U2那组数据线尽量有内层。CCD input信号尽量处理好一些。+ H) h: ]( g: Y  g& Y6 A
8:你的U18 high speed DAC地没有隔离,感觉不好。' d/ s! n- a; _# E. Y0 e
9:FPGA的电源PIN必需1PIN/1VIA。做不到时,必需才可改成尽量。FPGA 滤波电容尽量放PIN根前。有些可以放FPGA背面。有电源比那远端更好作用。
) f/ p6 l4 P8 x4 f10:晶振你既然电源都隔离了,为什么还把信号线给走进去了。6 {1 w; Y( t& l' j
11:发光二板管的封装最好做出正负极标识出来。$ N/ j; F' U. m0 ~" w  F; S
12:你这板子如果做波峰焊,背面SMD离插件要远一些(5MM)
  s. l3 i2 ~# x9 S13:SDRAM线要成组的走(走在同一层)。
! ]! I: A6 _& A& ?14:再好好做下电源层的分割,尽量做到信号有完整顺畅的回路。  n% g9 ~/ C; |2 t$ D% K
15:CLK要与其它线远一些啊。0 f& v" t! t) S# f% Q( v" U) R, Q( ?
16:电源线要粗的地方,不要嫌粗。地也一样。: a" e2 e$ l. U5 C2 a
17:把线拉直一下,板子就会好看好多。3 v+ ~; D6 H6 s
18:等长规则,允许的误差有点大。特别是SDRAM那里。  o) S* Z  D0 {/ l& g8 x

/ ^3 a: F# |8 t! n1 |如有不对的地方,还请指正。
% v8 U/ i" Q' R, w
-->--...-->-----?

扣扣: 714765307

12

主题

40

帖子

-8964

积分

未知游客(0)

积分
-8964
13#
 楼主| 发表于 2012-2-24 10:04 | 只看该作者
chengang0103 发表于 2012-2-23 21:17
6 T: [! {( S, `9 K$ z4 B1: 基本本上,输入Ac电源,不会用这样的输入端子吧,输入直流的话,就不要那个整流电路了吧。(不解)! T8 g0 _8 \8 S' [! m* Z8 ]
建 ...

9 U4 q6 C) [& n0 v5 L1 k5 E7 ~3 Y谢谢,非常感谢,这是我第一次画FPGA的板子,我还有个问题,就是同组数据要在一个层里走的话,就要在相邻的bank出线,这样子不知道好不好。

评分

参与人数 1贡献 +2 收起 理由
eeicciee + 2

查看全部评分

12

主题

40

帖子

-8964

积分

未知游客(0)

积分
-8964
14#
 楼主| 发表于 2012-3-3 17:06 | 只看该作者
chengang0103 发表于 2012-2-23 21:17 5 C; ^) y, L; G) c# n0 E
1: 基本本上,输入Ac电源,不会用这样的输入端子吧,输入直流的话,就不要那个整流电路了吧。(不解)$ G, n1 X5 z0 S( V8 N7 E' h! B# Y" x% t7 }
建 ...

& q  s6 C) V) U大哥,根据你的一些 建议,我修改了一下我的板子,如果你有时间,麻烦帮我看看,感激不尽~ SCS_LSI_1.zip (987.1 KB, 下载次数: 1)

评分

参与人数 1贡献 +2 收起 理由
eeicciee + 2

查看全部评分

34

主题

398

帖子

-1万

积分

未知游客(0)

积分
-10091
15#
发表于 2012-3-3 23:35 | 只看该作者
lostbooker 发表于 2012-3-3 17:06
" f3 c& D. S- }2 u* v& ^2 W大哥,根据你的一些 建议,我修改了一下我的板子,如果你有时间,麻烦帮我看看,感激不尽~
2 u6 `& p0 i/ O
不要太相信我的观点,每个人知识面都不一样,我的观点是建立在我所掌握的知识体系上。0 N8 h6 V+ B) h/ q% O9 [# M

# U5 N8 J) G9 p! ?# Y8 t) V- u好的方面就不说了。说下我认为还可以改进的地方。谢谢您对我的信任。不对之处,请指点。
% q0 a& X$ N# w
5 B1 p+ Y! z, J- i& e+ ]9 X( d1:电源,处理不理想,有这么大空间,完全可以处理的更合理。( E1 a/ n- C$ S8 ?3 a! P
   e.g: 你3.3V输出那么多孔,那前端输入就两孔。0 C/ X" e% R$ K$ e- F/ D/ h
   说实话,从上版到这一版,是有改进,但我不知,是你这行业都是这样处理的,还是什么。所以具体的我也说不上,看自己把握吧。
5 h+ [% ?2 R$ ~4 \& V4 D   还有,不知你是否依据公板来做。我的建议,不要迷信公板的处理。
/ a- Z. s4 Q+ C4 ?5 R2:绕线,同网络间距有点小。2 k8 q: a, i" x( I' }1 @
3:你喜欢打过孔在焊盘边上。
0 e3 S# c! R6 `3 P" ]. s4:电源并不一定全集中在POWER层。你现在的这样做法,让一些信号回路间断(也就是跨岛)。有些电源可以放到信号层去。2 z: ~; n/ W1 C6 ^4 w: @4 Y. {' h
   电源铜皮有些地方有瓶颈。最严重的是,那个vcc1v2。" }7 i: [, G- \" t/ d9 \5 t& c- M9 j
5:线还可以优化的合理些。参考些电脑主板上的走线方法。

评分

参与人数 1贡献 +2 收起 理由
eeicciee + 2

查看全部评分

-->--...-->-----?

扣扣: 714765307
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 06:40 , Processed in 0.084079 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表