|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
第一次画,很多都是参考别人的原图和论坛的帖子。
0 V |: A! M7 S' \+ q& ~板子马上要拿去做了,不知道能不能跑起来,跑不起来,毕业设计就悬了。
" P9 v5 Z9 K; C发上来,希望大牛们多给意见,我也能及时修改。6 V' ~8 i3 a5 m) M/ H$ O0 N
) r- A4 D0 z! R3 K, u8 }5 ]) e7 N
比较困惑和担心的地方:
$ X. H [0 l* G! p* P8 d1)2440 routing guider上提示:All the SDRAM signals (nSCS, nSRAS, nSCAS, DQMn, SCKE, SCLK, ADDR and DATA) have to be similar in7 Z, G& k7 u7 V9 ^0 D& M
length. 理解就是,要尽量做到等长。但我有点不明白的就是:到底是data线组内等长,addr线组内等长,控制线组内等长 还是说所有这些线都等长。 论坛看了很多,关于sclk线到底是比data线和addr线长还是短?具体的线度差大概在什么范围? 等长的问题很头疼,希望有人能详细分析一下。1 R& }8 o& S5 J( n' h
2)电源分割,不知道画得怎么样?会不会有什么大的问题?
3 v1 d5 ?9 w% P' L m) v6 A3)我画的这个图,有些走线比较勉强,不知道影响一个类似2440高速板能否成功运行的关键因素是哪些?时钟?供电?.....
" v- T3 \5 ]+ I% y% A有遗漏和不足的地方,希望大家多给意见。
% O8 y7 O3 L; Q5 m( A
3 T) \! R( {/ r- JPCB图如下:两份,一份可以用protel99打开,一份用AD6. 8 H5 B; g1 v& X8 V4 Y
|
|