找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3926|回复: 4
打印 上一主题 下一主题

DDR高速电路怎样更好的控制EMI呢?

[复制链接]

4

主题

113

帖子

1079

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1079
跳转到指定楼层
1#
发表于 2011-4-21 22:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
MID 的CPU 带有两个DDR2  800M  但在整机测试EMI 不加屏蔽的情况下过不了,请问大家在PCB Layout 的时有没有什么要改善的?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

4

主题

113

帖子

1079

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1079
2#
 楼主| 发表于 2011-4-21 22:21 | 只看该作者
主要是针对EMI 测试,大家有没有什么好的见意?

26

主题

719

帖子

-1万

积分

未知游客(0)

积分
-11783
3#
发表于 2011-4-22 09:32 | 只看该作者
帮顶!!!!!!!!

0

主题

3

帖子

-8983

积分

未知游客(0)

积分
-8983
4#
发表于 2011-5-1 16:06 | 只看该作者
注意差分时钟的布线,用地线包起来。8 j2 D* `, ^5 }3 q  n
注意信号线的阻抗连续性,参考平面要注意。& R. Q% L- _6 R, |, `
信号的过冲厉害也会带来一定的EMI问题。

0

主题

464

帖子

205

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
205
5#
发表于 2018-6-12 13:16 | 只看该作者
谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-22 01:12 , Processed in 0.053999 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表