EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Avnet 2010年1月12举行全球范围的Xilinx研讨会,北京是第一站 xilinx 2010 Xfest课件下载 http://em.avnet.com/sta/home/0,4610,RID%253D0%2526CID%253D56137%2526CCD%253DUSA%2526SID%253D0%2526DID%253DDF2%2526LID%253D0%2526BID%253DDF2%2526CTP%253DSTA,00.html?SUL=XFSUPPORT2010 可以参考一下。 | Track A | Track B | Track C | 8:00 - 9:00 | Registration and Exhibit | 9:00 - 10:15 | 赛灵思Spartan ® -6和Virtex ® -6的供电6 I' @, `4 l p1 O( v0 [# J& N" G8 L
(Ye | 赛灵思网络: 10/100/1000到实时系统2 O; O) }: a( u2 g" o, C7 \
(Ron ) | 基于FPGA的视频设计基础$ W0 F- b. I5 y: G* q
(ZhaoGang) | 10:15 - 10:45 | | 10:45 - 12:00 | 实现DDR3和LPDRAM与赛灵思Spartan ® -6硬件内存控制器的接口
+ D' a# B( k/ q7 @7 ? (Bryan/Jessica) | 在采用英特尔®凌动™的系统中实现一个基于FPGA的外设
9 X8 K `) d1 V ^. P0 o (Ron/Ye MJ) | 利用DSP处理器的赛灵思FPGA协处理
: {, z- k6 ]8 p (Luc/ZhaoGang) | 12:00 - 1:30 | Lunch and Exhibit | 1:30 - 2:45 | 使用赛灵思Spartan ® -6千兆位收发器和PCIe端点模块进行设计4 D7 Z. R( S: V0 S
( Nasser/Li KZ) | 针对用户体验的产品设计% w- [( ^* V8 \, u
(Bryan/Cai JL) | 高速时钟:挑战,陷阱及对策
8 [% Z; H9 j8 P& D# h (Jessica) | 2:45 - 3:15 | Break and Exhibit | 3:15 - 4:30 | 利用赛灵思Virtex ® -6的PCIe 第二代端点模块进行设计& M* z* b6 P' Q
(Nasser/Li KZ) | 与真实世界的接口
: ~# Y: g9 p( w+ Q# z1 Z (Jim/Cai JL) | 基于FPGA的无线通信系统设计
# i0 J& |' `, c9 Q6 I1 Y (Luc/ZhaoGang) | 4:30 - 4:45 | (Door Prize Drawing - Exhibit Area) | | | |
|