找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1549|回复: 9
打印 上一主题 下一主题

PCB布局时奇怪的DRC报错

[复制链接]

13

主题

117

帖子

157

积分

二级会员(20)

Rank: 2Rank: 2

积分
157
跳转到指定楼层
1#
发表于 2009-7-7 17:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 liweijie 于 2009-7-7 17:59 编辑 1 X; o# i9 ]8 F9 ^2 T; g

& E& a3 c- O, C& H如图片1.JPG,2.JPG.
( R5 o& m4 M9 R) @6 ]* `! [( n# W7 l) V
     pcb板正在布局中,最后发现一个sim300的模块(图中右边红色的模块)的封装放在toplayer层,sim卡座()在buttomlayer,0 v0 \+ ], n+ I- @
不知道为什么DRC就显示有错误了。当我把sim300的封装模块移开,用另外一个同样是toplayer层的芯片替代它,这时候DRC又没有报错。$ @% X, q- }2 n4 F& i
这样怀疑是sim300封装的问题了。但是怎么也搞不清楚。请问大虾有可能是什么原因呢?

1.JPG (143.36 KB, 下载次数: 1)

1.JPG

2.JPG (136.16 KB, 下载次数: 0)

2.JPG

3.JPG (130.26 KB, 下载次数: 0)

3.JPG
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

104

帖子

-6997

积分

未知游客(0)

积分
-6997
2#
发表于 2009-7-7 18:15 | 只看该作者
当DRC报错的时候可以通过右键点击绿色出错部分
$ S, F, }3 n  W+ V0 J然后选择Violations查看出错原因
% H" {% V& f! ^  a6 A& L, _5 m, J" [: @6 N. g4 F
也可以通过Tools----Designer Rules Check...  生产报告察看原因

24

主题

561

帖子

1936

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1936
3#
发表于 2009-7-7 20:45 | 只看该作者
可能是你的sim300元件有插件脚的缘故,此类问题不必理会即可。或者关掉DRC中元件报错那一项!

36

主题

809

帖子

2837

积分

四级会员(40)

画出一片天地

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2837
4#
发表于 2009-7-7 21:22 | 只看该作者
封装谁做的?看看封装是不是有下部禁放器件
画出一片天地

13

主题

117

帖子

157

积分

二级会员(20)

Rank: 2Rank: 2

积分
157
5#
 楼主| 发表于 2009-7-8 10:05 | 只看该作者
DRC报错的原因是说两个器件的间距太小了,但是我的间距设置为0.254mm。如果是这个原因,那么另外一个同样是toplayer层的芯片也会同样报错呀。, I" r5 y+ ~6 K" w2 d
' t9 d4 c) o0 {# j' m- u7 f2 P  N9 `
我曾经尝试过把sim300的四个固定孔去掉,但是仍然是这样报错。
  y5 E# t4 C) F5 ~8 N" e1 E1 Q! z- q* J$ p; c
这个封装时同事做的,protel dxp有封装是不是有下部禁放器件这个功能吗?

50

主题

340

帖子

3260

积分

五级会员(50)

Rank: 5

积分
3260
6#
发表于 2009-7-8 10:23 | 只看该作者
我画板的时候也有这种情况...属于元器件封装pin脚间距太小,通常情况下我都是忽略不理...

13

主题

117

帖子

157

积分

二级会员(20)

Rank: 2Rank: 2

积分
157
7#
 楼主| 发表于 2009-7-8 14:36 | 只看该作者
我把那四个定位孔去掉后,ERC就没有报错了。
' L; K% K  u3 W1 `我想可能是PROTEL DXP把那个四个定位孔之间的空间认为是不可以在下面放置元件的了。8 Z: j( [4 V$ ^+ b
我没有办法,只能关掉DRC来布线了。

2

主题

63

帖子

360

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
360
8#
发表于 2009-7-10 08:24 | 只看该作者
我也经常有这样的问题,但是只要自己心里清楚没有问题就不会影响板子的使用

45

主题

821

帖子

2831

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2831
9#
发表于 2009-7-10 08:48 | 只看该作者
你的图看的不是很清楚,不过给你个参考方向:你的封装在底层,那丝印是在底层丝印层吗?

13

主题

117

帖子

157

积分

二级会员(20)

Rank: 2Rank: 2

积分
157
10#
 楼主| 发表于 2009-7-10 13:13 | 只看该作者
应该不是丝印层是在顶层还是底层的问题。/ L6 I3 o, S3 H
因为一个元件封装我们在画时,你是不知道它是放在顶层还是底层的。  a2 q+ o* o& P' T+ Y
protel dxp 应该会在你调换层时自动把丝印层也调换的层。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-25 03:37 , Processed in 0.063911 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表