找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1231|回复: 2
打印 上一主题 下一主题

ddr2的data线可以挂几个颗粒???

[复制链接]

11

主题

129

帖子

-1万

积分

未知游客(0)

积分
-11906
跳转到指定楼层
1#
发表于 2009-2-26 12:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位兄弟好,小弟请教一个问题,一般的内存条颗粒是上下两面贴的,两两重合在一起,然后一组数据线是挂两个颗粒(分叉很小,因为是上下重叠,共用一个via),这样就要求颗粒的位宽(比如说常用的ddr2内存条,16个颗粒,要求颗粒为8位 位宽,两面贴,每面8颗,8x8=64,所以内存条一个rank的位宽是64位)。. \. s8 {4 ~$ W  s. k, o- m1 H* f8 R: ?& r/ I
但是现在我有个问题,比如我的设计是16位 位宽的颗粒(受采购的限制),这样就要求每组的数据线挂2个以上的颗粒,请教各位兄弟,一组数据线最多可以挂几个颗粒,如何计算的?拓扑机构应该是什么样的?) G+ G7 X. l) e% [& b. @2 A
9 S/ f5 N& G' M9 B+ c
非常感谢各位兄弟
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
2#
发表于 2009-2-26 20:24 | 只看该作者
这个主要就是容性负载的问题,首先你要看自己CPU那边有几个CS信号,你知道每组数据线上挂几个颗粒,首先是受到CS信号数量的限制。如果CS信号是4个那么就是4个颗粒了,最好。然后你去仿真在一片颗粒操作的时候,数据线上还有3颗是未工作的,那么就是stub,并且还有容性,你仿真的时候主要注意信号的上升沿,看是否满足要求。

1

主题

18

帖子

-8903

积分

未知游客(0)

积分
-8903
3#
发表于 2009-7-5 17:21 | 只看该作者
不是很懂
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 18:53 , Processed in 0.064955 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表