找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 290|回复: 8
打印 上一主题 下一主题

typec-c 信号检测?看不懂里面的mos,太复杂了

[复制链接]

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
跳转到指定楼层
1#
发表于 2018-6-29 14:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
typec-c 信号检测?看不懂里面的mos,太复杂了?
4 O! B' Z7 W5 q; i* G2 ]  L$ s/ V, J# m" D2 E
pdf是该款芯片介绍,在 第7页 是整个电路图,我截图了一些mos电路,看的云里雾里的,悲剧中  H# ]8 T. B! V- Y) M9 C, X" U7 H3 T
高位高人能看懂这个电路,给详细分析一下哦?
# G! u4 P3 d* T7 i8 j) R( S我推测应该是type-c 接口的可以充放电电路吧?不懂啊,这么多mos,具体可以分析一下吗?! j- {( j; |3 z0 u( o: u. C

1 M, f) c. W# P8 v+ S, R; l% k  j) z; z: C
1 k3 ?" P, d; ?

001.png (27.2 KB, 下载次数: 0)

001.png

002.png (29.88 KB, 下载次数: 0)

002.png

003.png (57.91 KB, 下载次数: 0)

003.png

004.png (20.69 KB, 下载次数: 0)

004.png

LDR6023 Spec EN V2.0-电路图.pdf

1.51 MB, 下载次数: 15, 下载积分: 威望 -5

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
2#
 楼主| 发表于 2018-6-29 14:10 | 只看该作者
本帖最后由 soswelcome 于 2018-6-29 14:29 编辑 ) k  ?: O* ^8 q2 W1 V& N9 [/ Z
4 {5 v$ d% P; g! C* j7 i. o
坐等高手

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
3#
 楼主| 发表于 2018-6-29 14:11 | 只看该作者
USB3.1被称之为USB Type-C,从富士康公布的渲染图中可以看出Type-C采用了更小的全新设计,由于是对称设计我们在使用时不需要区分正反,和苹果Lightning接口很相似。
5 s$ N; D; h; S) p( A. {    另外USB3.1 Micro-B也发生了变化,变得更宽更薄,不过依然可以兼容现有的microUSB数据线。性能方面USB 3.1也将传输带宽从USB 3.0 5Gbps翻番到了10Gbps,同时还把供电电流从1.5A大幅增加到了3-5A,不但性能更快,充电也会快得多。
0 Q& g* C0 P$ c% O  @9 o% V) p" a- k& c3 ?7 }( T

4 l. }6 |; c4 s1 E# o! H* `但是遇到具体电路,就无法分析出来了,希望高手能一点点的把它分析出来

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
4#
发表于 2018-6-30 11:13 | 只看该作者
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同时,如果VBUS没电,也就是type c spec中的dead battery的状态的时候,可以通过C0或者C1的type c 口可以通过Q1和D2给芯片供电,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。
7 {1 M6 i4 S, w8 Z$ u9 R第二幅图应该是对应两个C口的VBUS上电的检测,任一个VBUS上电,对应的被上拉的信号都会被拉低。,,从而MCU就知道是哪个C口的VBUS已经ready" v3 R7 n: P* ^8 L4 C) z1 g+ g2 u
第三幅图应该是两个C口的CC引脚的状态配置和检测,其中C0应该是DRP类型的端口,因为CC上既有作为sink用到的5.1k下拉,又有作为source用的180ua.330ua的上拉,同时USB_C0_CC1/2也是对CC电平状态的检测,MOS管的主要是DRP状态切换,但是C1看起来应该只能作为sink,因为它只有下拉电阻,至于为什么是7.5k,不是5.1k这个不是很清楚。

点评

在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。 感觉是否只需要D2就可以防止两个VBUS同时导通啦,也就是说Q1可以去掉?不知道要Q1的作用是什么?  详情 回复 发表于 2018-7-2 10:09
非常感谢,大概了明白了一点点 又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理由找到啊  详情 回复 发表于 2018-7-2 09:38

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
5#
发表于 2018-6-30 11:15 | 只看该作者
本帖最后由 kobeismygod 于 2018-6-30 14:54 编辑
/ ]2 g/ z' {- I  ]
- h% x8 ~: m& r; O7 M9 o

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
6#
 楼主| 发表于 2018-7-2 09:38 | 只看该作者
kobeismygod 发表于 2018-6-30 11:13
% b# g* z& _- ^$ o1 S第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...
7 T6 q* j( o. ~$ V% F! r8 m
非常感谢,大概了明白了一点点
: J: b$ W% z8 r0 Z
7 C. B3 v. j6 Y  {又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理由找到啊* g( T! v. V% e1 x7 \7 Z+ w

点评

在完整的原理图里面180ua 对应的是1.5A充电,330ua对应的是3A充电  详情 回复 发表于 2018-7-2 13:38

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
7#
 楼主| 发表于 2018-7-2 10:09 | 只看该作者
kobeismygod 发表于 2018-6-30 11:13, q3 i( N" {* q/ o" Y6 P4 y
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...
9 [* U1 r+ c, A; U# `& s
在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。
- s1 M; W7 p: s5 G& Q( G
1 ?$ }) M9 C. f2 h& E感觉是否只需要D2就可以防止两个VBUS同时导通啦,也就是说Q1可以去掉?不知道要Q1的作用是什么?- ^4 |8 N4 i+ v: T/ o3 _( s

点评

我理解Q1的作用是给VBUS提供一个低阻抗通路,因为C0 口的电流最大可能达到3A或者以上。  详情 回复 发表于 2018-7-2 14:36

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
8#
发表于 2018-7-2 13:38 | 只看该作者
soswelcome 发表于 2018-7-2 09:38
( B- T+ {* u2 z  j, i; o7 q非常感谢,大概了明白了一点点
% [3 z4 G! T5 {2 @1 j1 b( l5 W
3 M; q) w! A- Q0 G( o' a又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理 ...
' d  X! d3 h( V" G5 ]4 u1 [
在完整的原理图里面180ua 对应的是1.5A充电,330ua对应的是3A充电# n" y! Y3 y8 I7 _& r$ B5 x9 y

# I5 U9 F# Y1 ~6 Y+ P. Y4 r' m3 L- d9 E% I' ?8 F; {, V3 e

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
9#
发表于 2018-7-2 14:36 | 只看该作者
soswelcome 发表于 2018-7-2 10:09* a( M" S% H/ a* z0 ~/ o
在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0 ...
. d6 S& x5 X8 j% L$ E6 @
我理解Q1的作用是给VBUS提供一个低阻抗通路,因为C0 口的电流最大可能达到3A或者以上。
1 S  j; `9 z6 t2 Q7 {0 c, q3 ^
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-22 22:31 , Processed in 0.074018 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表