找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 285|回复: 8
打印 上一主题 下一主题

typec-c 信号检测?看不懂里面的mos,太复杂了

[复制链接]

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
跳转到指定楼层
1#
发表于 2018-6-29 14:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
typec-c 信号检测?看不懂里面的mos,太复杂了?
' r+ `, n' E, }) c
) b5 Z" n% A$ o' M$ c/ ^% X7 j/ V- Epdf是该款芯片介绍,在 第7页 是整个电路图,我截图了一些mos电路,看的云里雾里的,悲剧中2 m' ~  k' U! @! ?8 T
高位高人能看懂这个电路,给详细分析一下哦?
, p, H! k3 x( H7 ^: k我推测应该是type-c 接口的可以充放电电路吧?不懂啊,这么多mos,具体可以分析一下吗?
8 I+ u3 {  M+ S3 U% |/ K* p
7 ?7 C( g' i  j( b  {8 r: x! |4 R1 M; C

5 ~/ m$ m! R- Q- A- T+ \- b

001.png (27.2 KB, 下载次数: 0)

001.png

002.png (29.88 KB, 下载次数: 0)

002.png

003.png (57.91 KB, 下载次数: 0)

003.png

004.png (20.69 KB, 下载次数: 0)

004.png

LDR6023 Spec EN V2.0-电路图.pdf

1.51 MB, 下载次数: 15, 下载积分: 威望 -5

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
2#
 楼主| 发表于 2018-6-29 14:10 | 只看该作者
本帖最后由 soswelcome 于 2018-6-29 14:29 编辑
5 |: p% B) Q* }/ c  e- F+ ~! f& G# ^  b! a: b
坐等高手

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
3#
 楼主| 发表于 2018-6-29 14:11 | 只看该作者
USB3.1被称之为USB Type-C,从富士康公布的渲染图中可以看出Type-C采用了更小的全新设计,由于是对称设计我们在使用时不需要区分正反,和苹果Lightning接口很相似。+ U3 c6 C- F8 w% ]; L
    另外USB3.1 Micro-B也发生了变化,变得更宽更薄,不过依然可以兼容现有的microUSB数据线。性能方面USB 3.1也将传输带宽从USB 3.0 5Gbps翻番到了10Gbps,同时还把供电电流从1.5A大幅增加到了3-5A,不但性能更快,充电也会快得多。
+ S% F1 \4 c8 ^/ `/ X' p1 G+ K
) a) [& v; y  B* N+ k- I. s% |' E! V, H  R( ^- b
但是遇到具体电路,就无法分析出来了,希望高手能一点点的把它分析出来

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
4#
发表于 2018-6-30 11:13 | 只看该作者
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同时,如果VBUS没电,也就是type c spec中的dead battery的状态的时候,可以通过C0或者C1的type c 口可以通过Q1和D2给芯片供电,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。1 |% r" ]3 f; b3 u
第二幅图应该是对应两个C口的VBUS上电的检测,任一个VBUS上电,对应的被上拉的信号都会被拉低。,,从而MCU就知道是哪个C口的VBUS已经ready
5 d2 l  R; Q5 p! k第三幅图应该是两个C口的CC引脚的状态配置和检测,其中C0应该是DRP类型的端口,因为CC上既有作为sink用到的5.1k下拉,又有作为source用的180ua.330ua的上拉,同时USB_C0_CC1/2也是对CC电平状态的检测,MOS管的主要是DRP状态切换,但是C1看起来应该只能作为sink,因为它只有下拉电阻,至于为什么是7.5k,不是5.1k这个不是很清楚。

点评

在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。 感觉是否只需要D2就可以防止两个VBUS同时导通啦,也就是说Q1可以去掉?不知道要Q1的作用是什么?  详情 回复 发表于 2018-7-2 10:09
非常感谢,大概了明白了一点点 又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理由找到啊  详情 回复 发表于 2018-7-2 09:38

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
5#
发表于 2018-6-30 11:15 | 只看该作者
本帖最后由 kobeismygod 于 2018-6-30 14:54 编辑 ) `* |+ o8 \; X6 u  [# G* w
7 }/ p! p5 e7 p7 {0 Y

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
6#
 楼主| 发表于 2018-7-2 09:38 | 只看该作者
kobeismygod 发表于 2018-6-30 11:13. e; V* G' a2 |5 m4 W+ L  D  r/ o
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...
: @/ ]8 H* B, [3 |& Q8 F
非常感谢,大概了明白了一点点1 c) X+ l) ~, a0 B6 V+ v
1 ?8 L! n% u0 T4 B/ E& v
又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理由找到啊
) e% f% d0 V- U: J& U) ]

点评

在完整的原理图里面180ua 对应的是1.5A充电,330ua对应的是3A充电  详情 回复 发表于 2018-7-2 13:38

267

主题

1684

帖子

2608

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2608
7#
 楼主| 发表于 2018-7-2 10:09 | 只看该作者
kobeismygod 发表于 2018-6-30 11:137 D) q$ }" h0 X: L, i. k! E
第一幅图应该是VBUS输出的控制电路,当VBUS_IN 有电时候,可以通过控制VBUS_EN 来给两个C口的VBUS供电,同 ...
) u  ]/ k) L, y, t  h$ \; O
在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0的口。
# f/ k9 k2 q/ Q9 w0 C
. C/ K6 A' d5 y感觉是否只需要D2就可以防止两个VBUS同时导通啦,也就是说Q1可以去掉?不知道要Q1的作用是什么?; K! ?8 d5 i* {. g0 \+ f8 H

点评

我理解Q1的作用是给VBUS提供一个低阻抗通路,因为C0 口的电流最大可能达到3A或者以上。  详情 回复 发表于 2018-7-2 14:36

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
8#
发表于 2018-7-2 13:38 | 只看该作者
soswelcome 发表于 2018-7-2 09:38. m3 B" j  h9 ^3 @
非常感谢,大概了明白了一点点4 B3 ^: `3 j4 O6 {
7 A5 \. r) }* p: Y
又有作为source用的180ua.330ua的上拉,这个是什么意思?电路图中没理 ...

- Y6 K0 o! c& w5 Z0 c/ C" z! r9 K; z* n在完整的原理图里面180ua 对应的是1.5A充电,330ua对应的是3A充电
+ E% C0 _( I4 p# N3 W  P- [$ D5 G) c) q  t1 }4 X( w

' T+ @) \- x' b* G3 v

16

主题

348

帖子

3760

积分

五级会员(50)

Rank: 5

积分
3760
9#
发表于 2018-7-2 14:36 | 只看该作者
soswelcome 发表于 2018-7-2 10:09
" S2 H7 U$ R# E6 p5 @在第一张图中,Q1和D2的作用应该是防止两个C口同时出现VBUS而对冲。VBUS会通过一个buck输出5V给到USB3.0 ...

! C- ?& V; b* M. H9 [+ s我理解Q1的作用是给VBUS提供一个低阻抗通路,因为C0 口的电流最大可能达到3A或者以上。* X9 v0 @7 l: z) z7 {+ C  ^
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-8 23:17 , Processed in 0.108571 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表