现阶段在 Allegro PCB V17.2 环境中 Back drill 的处理功能被列为标准功能 , 不须额外的OptionLicense 支持。 BackDrill 的属性设定的支持概略整理如下表:
" a) q& ]# ^! \/ l0 H6 ^) x
( [. C; T% \) h) Q0 d/ ?在进行 Back Drill 处理前因为有钻孔深度的考虑,因此在 PCB 板层迭构设定上对于材料的实际厚度务必正确设定,否则会造成所分析出来的钻孔深度不正确 , 因此会借由 Cross Section来进行迭构材料的实际厚度设定。
/ A( F; a) S- X x A: i
$ B" ^! g$ h$ ~" i6 e2 m7 V, J
此外若是使用 Press-Fit 类型的连接器,制造商通常会指定需要的最小电镀深度,以确保它的插销可被正确并稳定的固定到PCB。如果该连接器的接脚需要进行背钻处理,则最小的接脚电镀深度的要求与Stub Length 设定就会有冲突,若有此应用则要件将为解决Stub长度抵触的第一要件。 ; j q0 x7 e9 [& V4 C
& ?3 l. e" m& C! x% Q* ]$ u因为Back Drill 的数据处理主要是针对制造端,但是我们期望在设计端就能够把相关的条件进行相关的控制与设定,在 Allegro PCB Designer V17.2 版本对这部分有许多增强的设定与功能。首先我们先了解 Backdrill 技术在生产PCB 时会遇到哪些问题,而其设计要求有哪些? " ]- U$ g! g1 G" V& i
以PCB制造问题来看 PCB 制造时角度并非绝对精准 , 因此中心定位会有偏差问题 , 因此会采用三角定位方式来进行校正 , 但翻转到PCB背面时 , 此偏差量会放大 PCB 进行钻孔时 , 钻孔机的定位精度会造成偏差 , 重复钻孔会放大孔径 钻针粗细会影响偏心范围 , 钻针越粗越稳定 钻孔机转速会影响偏心范围 , 转速越快偏心范围越大: G( ^/ ] ?9 c9 I- o* P
& Z9 R! M+ b! ~6 C. W1 f4 y& S
7 p" m5 F3 }9 U' [6 l7 e
PCB制造端对应 Back Drill生产所衍生的需求(仅供参考 , 非标准制式规范) - Back drill 尺寸必须比原有的钻头尺寸大 6 ~ 10 mils
- Back drill 必须拥有比原有的钻头尺寸大 16 mils 的安全间距
- 内层的 Pad 应该要予以清除
- 背钻面的Pad尺寸应该要比原始的 Pad尺寸减少
- 背钻面的soldermask 开窗大小应比原来的钻孔尺寸大 6~ 10 mils
# ]" ]$ |3 [- j7 w
3 {8 S* R! H9 V! s" o* I
4 u2 _% v! u, L( N4 n. C4 c% I7 f3 w' q3 p, n
0 a9 @. V1 X/ A+ _/ W9 ^" f% t9 A
Pad Designer Enhancement 基于上述需求 , Allegro PCB Editor V17.2 对这部分的需求予以全面性的更新并加强其功能。 在 V17.2的Padstack Designer里面新增 Back drill 条件设定。 1. 新增 Secondary Drill : 我们可在建立Padstack 时就可将 Back Drill需要的二次钻孔条件予以设定 , 赋予适用的钻头尺寸及背钻用钻孔符号。 , Q- ^; G! q" @7 Y3 n
* V1 l6 S* V' G. r ' j) n. }* _3 N2 |- Z0 ]# _
同时因应Back drill 在制造上的需求新增以下项目进行对应设定: 2. 新增专属 Backdrill 专用Pad 数据与限制区 i. RouteKeep Out : 对应Backdrill 加工问题, 需要规范出较大的间距需求设定。 ii. BackdrillStart : 对应背钻面的Pad尺寸应该要比原Pad尺寸较小的需求设定。( 专属的BACKDRILLSTART 及 BACKDRILL CLEARANCE 字段必须有勾选 Backdrill 选项才会出现 )。 在这个项目中我们可指定若有进行 Backdrill 处理时 , 则该处里面的 Pad 要套用的数据, Anti-Pad 需要隔离的范围及要保持的安全间距。
/ e/ L5 S( z; C/ t+ {4 A% H% b- r, h$ e7 j8 L% M1 [
iii. BackdrillMask Layer: 对应背钻面的Pad 会更换其他尺寸的Pad , 因此原设计的 Soldermask开窗大小将不合使用 , 应套用比原尺寸更大的需求设定。, ~$ j9 P: x/ Z8 P8 p0 g3 _
9 R; T: M+ @/ A4 h3 @9 @
6 j5 h! M7 r# O0 o( q
) F3 F& r2 a7 E1 [6 q9 Z# C2 ^
当这个Padstack 设计完成后 , 整体状况就可在 Summary页面中来呈现。 5 a6 N4 e Z/ E/ Y" F1 i$ B$ y
: F7 \! }, N8 J9 X% Q# I- x; [% l6 c# a4 x
6 {; u+ q" e* z% l; i! E5 L 本文作者: Cadence公司中国渠道代理商 - Graser 苏州敦众软件科技0 \8 i% N- j m6 L( R/ n
. Y# a7 }( f/ n }/ l) N: x' Z+ i O$ [; h
, E4 b9 I" x; z7 P! D J. [: P ^
欢迎您的评论! 您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。- N9 I) t: A+ p; l( {; z/ U
& X2 Y8 Y: O1 p' k& W7 Y1 y x$ T
% H& A. ]" t# V# z* M
4 u8 L. [8 A8 ?. F7 F' o+ X8 ?7 T6 F6 w
6 ]/ P l, ~9 ^% l/ Q: e" b+ r
+ u& k4 [" B- W: k2 \: @) E& T8 Y, H6 k! ?) O1 a6 j
) y( T3 o$ V4 q: m
1 D! s9 c6 X' |; }8 {2 \# K: y3 A! d) Z
8 b( Z7 p8 N9 E$ p" \% T$ {
|