|
yuxuan51 发表于 2012-5-9 15:48 ) `# r, \$ W! ~
没有人继续讨论了么。。。那我先说下我的看法吧
8 y* r' s: ]: S3 T
0 c# _- Z! g7 ^; P0 `首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ... 0 O8 W2 |" T' ]0 v1 @0 {/ A' K) n
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,. d& ?* M9 T4 N, Z5 |
: {, g9 _% v" |
0 ~8 c! ^: c! Z; d4 N$ I+ ?; E: V
0 ~/ z+ X$ l1 V+ Uhigh speed里翻出来的源同步总线的结构图.6 o) d1 u* T) l" ^2 X2 r+ D
2 b* F; M' B3 P; W5 B6 G, ~0 o g
由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.! U; W% B' o& E2 H# K* C
* q2 ?9 _ }. I
不知理解是否正确,欢迎拍砖. |
|