找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 14178|回复: 37
打印 上一主题 下一主题

[仿真讨论] DDR2中clock与dqs之间的时序关系

    [复制链接]

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
跳转到指定楼层
1#
发表于 2012-5-9 11:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们都知道,DDR2为源同步时钟的时序关系,其中dq/dm与dqs, address/command与clock,这两组的时序关系比较明朗,即前者为数据,后者为数据的触发信号,DDR2还有一组即dqs与clock的时序关系,这两者似乎只有在驱动端有联系,而在接收端没太大的联系,对于这一组的信号时序一直存在疑惑,望高手解疑,另欢迎大家讨论,重赏!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏8 支持!支持!1 反对!反对!

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
推荐
发表于 2015-2-2 19:21 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20
- A7 X$ U( Y5 _+ Z你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...

; `& n2 L; P- I$ j+ c9 k5 j. }/ u1 @读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?

0

主题

24

帖子

205

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
205
推荐
发表于 2016-12-1 16:43 | 只看该作者
DQS可以根据CLK调节来更好的匹配DQ

0

主题

29

帖子

153

积分

二级会员(20)

Rank: 2Rank: 2

积分
153
推荐
发表于 2017-10-12 15:34 | 只看该作者
学习了,留下足迹,谢谢!

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
2#
发表于 2012-5-9 12:51 | 只看该作者
个人观点:
  z/ Y2 |& z- o, P1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;- L9 ^3 Y  O: Q7 {$ Q( ^$ K
2、clock在发出读或写操作后过一定时间后,才会触发DQS信号,因此clock与DQS没有很严格的时序关系;

点评

非常感谢您的支持, 另dqs信号也双向的  发表于 2012-5-9 13:15

评分

参与人数 1贡献 +7 收起 理由
icy88 + 7 感谢支持

查看全部评分

专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
3#
发表于 2012-5-9 13:03 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 13:04 编辑 + `1 b& h3 w  [! R
dzkcool 发表于 2012-5-9 12:51 " [7 d2 P$ B! O- e: E3 ?
个人观点:
8 X/ p8 n; R, L% r" Q# W- @5 g1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;
. l" q+ l! b/ L! Z7 ^2、clock在发出读或写操 ...

8 F8 Z$ E2 W- d3 n
; K8 Q* }/ V$ b; q源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4

查看全部评分

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
4#
发表于 2012-5-9 13:10 | 只看该作者
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个关系。是因为Memory controller可以调整DQS 与CLK的时序关系,所以只要布线不是很夸张,这个时序就不会出问题。

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4 感谢支持

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
5#
 楼主| 发表于 2012-5-9 13:13 | 只看该作者
本帖最后由 icy88 于 2012-5-9 13:18 编辑
$ E8 Y- f: K' W: z( B4 S
4 I# G7 U/ L$ c( f+ y8 f" m1 Jjedec上关于dqs与clock之间时序关系的定义有如下几个参数:  \4 z2 D) e' b& w5 i1 V! v# T7 d

% _/ R! G$ I9 ~, k- \8 Y
1 \; [+ \5 s7 s9 P8 P8 r4 `2 H
1 f; `8 L7 t6 h0 z

dqs_clk1.png (307.44 KB, 下载次数: 26)

dqs_clk1.png

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
6#
 楼主| 发表于 2012-5-9 13:16 | 只看该作者
yuxuan51 发表于 2012-5-9 13:03
" z! x; j- K9 e4 m+ a7 j源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致
, }6 d. ~4 f4 _9 X
还请yuxuan51帮忙分析下dqs与clock的时序关系

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
7#
 楼主| 发表于 2012-5-9 13:17 | 只看该作者
yejialu 发表于 2012-5-9 13:10
6 S0 a  M! p/ k% E. S对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...
. G7 ?8 {* w  X2 c+ R8 ]4 c$ v
您说得memory controller是DDR3中的功能吧?

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
8#
发表于 2012-5-9 13:20 | 只看该作者
yejialu 发表于 2012-5-9 13:10
+ W" j2 J/ s2 H0 Z6 ~对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...
3 u% L- o3 B3 O) K( f
你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证一样,所以有了个“write leveling”这个功能来保证时钟与DQS的时序,但是DDR1与DDR2貌似还没有这个功能,所以还是需要考虑DQS与CLK的关系

点评

读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?  详情 回复 发表于 2015-2-2 19:21

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
9#
发表于 2012-5-9 13:21 | 只看该作者
icy88大神啊,我还想听听你的高见呢

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
10#
发表于 2012-5-9 13:53 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20
& `! _* g0 Y  w/ J0 N/ P你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...
" M2 K3 ]# Q- H' g! u9 C
是的,是DDR3 。DDR2 还是有DQS与CLK的等长的。

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
11#
发表于 2012-5-9 15:48 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 15:50 编辑
2 J2 u8 r" q( r, ^6 r9 X% L7 N& w2 {  X( e) n- {+ R
没有人继续讨论了么。。。那我先说下我的看法吧
/ \; E6 c: B! u) Y  J8 ]2 H% l! h' H+ K/ E
首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说的读数据),DQS和CLK还是有一些指标的,下图
( ]: R4 X. F/ b, v. G, p& d* q# q( R: y/ [

& K, e& r4 z& M1 r5 `$ _7 s# F; a! Y1 X9 f0 i' y$ a
0 q1 H# R+ I* ^, B5 n& C& ?; R" q
! Y: h, x8 L8 E" K2 x$ ]# q1 y
这里的tDQSCK即DDR2输出DQS时相对于CLK的偏移的大小,它是个范围值,下图,在CLK沿的左边应该为最小值,即负值,在CLK沿右边为最大值,即为正值$ k9 S" Y+ J0 z% h
+ u, o$ l9 ^* d/ X4 r
8 R: k$ \9 y6 b1 n, |9 K
3 a# R' F, J4 d# O* y0 n" ~

7 u# R- B& d! U) u0 W( G/ Y6 q- f8 G; E# ]& g" C/ _
还有两个参数为Read preamble和Read postamble,意思为读前准备状态和读后同步状态,两个都为低电平,将有效的DQS时段夹在中间,其中Read preamble大约持续一个周期左右,下图4 U" G3 P6 J  u1 h5 \) b3 o# m2 u% }

0 ~) `6 a# F" ]( O& j. B
; f& z- ]7 s7 l, p: ?: E& M$ c$ f5 W! x3 t$ m
! J8 T9 g- j4 f" E
1 O' ]( n4 M& O6 i6 A3 _3 b
确实很少有资料提到DDR2输出数据时CLK与DQS的关系,从POWERPC系类的datasheet里也没有发现读DDR2时CLK与DQS的约束要求,个人觉得应该是控制器将接收到的DQS与CLK进行了相位调整,类似于调整DQ与DQS那样,当然仅限个人猜测,希望能看到大家更多的意见和看法

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
12#
 楼主| 发表于 2012-5-9 15:51 | 只看该作者
发篇大牛写的论文,网上找的,大家共同学习下6 N4 y$ x% }% v9 m# @8 p, }/ }

8 l, x& X5 T- E  ~$ A% G Channel_timing_error_analysis_for_DDR2_memory_systems.pdf (1.89 MB, 下载次数: 1811)
  x) }! i7 t- o  T( j: u+ [9 H3 G# r& n  ^
里面有列出了ddr2种需计算的时序关系的公式
  Z4 P7 \, T9 T: p9 t6 l% a/ t7 A/ d1 \# ]( M, M- y: ~. [
% A2 d% |3 k* V# k. n
$ d3 c, i3 X6 B/ H8 }
IEEE网站上卖13米呢,大家珍惜阿!

评分

参与人数 1贡献 +25 收起 理由
shark4685 + 25 专研精神,鼓励下!

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
13#
 楼主| 发表于 2012-5-9 16:35 | 只看该作者
yuxuan51 发表于 2012-5-9 15:48 ) `# r, \$ W! ~
没有人继续讨论了么。。。那我先说下我的看法吧
8 y* r' s: ]: S3 T
0 c# _- Z! g7 ^; P0 `首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ...
0 O8 W2 |" T' ]0 v1 @0 {/ A' K) n
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,. d& ?* M9 T4 N, Z5 |

: {, g9 _% v" | 0 ~8 c! ^: c! Z; d4 N$ I+ ?; E: V

0 ~/ z+ X$ l1 V+ Uhigh speed里翻出来的源同步总线的结构图.6 o) d1 u* T) l" ^2 X2 r+ D
2 b* F; M' B3 P; W5 B6 G, ~0 o  g
由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.! U; W% B' o& E2 H# K* C
* q2 ?9 _  }. I
不知理解是否正确,欢迎拍砖.

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
14#
发表于 2012-5-9 17:02 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 17:36 编辑
8 F5 d. ^8 J5 i  u8 Y
icy88 发表于 2012-5-9 16:35
2 Y7 `: }+ o! Q" b: @% a, |, _4 ]/ I我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从 ...

+ q0 L$ B! J+ v: [$ v4 _
; U* W: {( b- t2 t7 Y* Q1 N' Z- S6 z% k& m
两个观点:( C- r4 i+ c! R
+ i0 ^; \3 @3 P) k/ {& v% R
1.DQS虽然叫做DQ的时钟,但是它的表现形式和我们常见的时钟还是不一样的,常见的时钟形式是1010这样的重复码型,DQS不是,它只有在有进行DQ采样时才表现出1010这样的特性,所以它本质上来说还应该当做一个特殊的数据流来处理,需要时钟沿来触发采样,所以有了DQS和CLK这样的时序关系
7 e! @/ G, v) f# X: C$ q' J0 _/ L1 Y2 u: C  B
2.DQS相对于CLOCK的延迟太长的话,则数据总线占用时间过长,如果紧接着有读/写操作的话,会出现总线冲突,所以需要时序关系来约束

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
15#
发表于 2012-5-9 17:55 | 只看该作者
如果DQS与CLK的时序不对,那么DQ信号和ADD之类的信号怎么匹配呢。 DDR怎么工作呢。 所以DQS与CLK的时序是必须的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-13 09:56 , Processed in 0.080086 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表