找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 223|回复: 1
打印 上一主题 下一主题

关于Verilog中always块敏感信号的疑问与讨论

[复制链接]

245

主题

1028

帖子

1921

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1921
跳转到指定楼层
1#
发表于 2017-9-19 14:11 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在有一always模块,代码如下always@(posedge Sysclk or negedge Rst_n)
* N# x! \) c2 N& \3 G- K2 ]0 }+ V# C                if(!Rst_n)begin- J" R7 d$ T/ t( N9 R. \1 B
                        复位语句;# f$ B5 ~0 F4 W+ n# {
                end6 I# d9 B" ?7 V& V* i
                else begin 4 ]5 A5 a  m; c" }8 q4 l
                        语句0;$ [( L0 w2 @' m
                end
3 [  F/ q( [9 x4 K/ x) e
( _1 o) p# U  D1 M然后如果我要在敏感信号中添加 上升沿条件1 触发,编译器就会报错?2 A3 q' F. Y9 J. @. C# D8 s0 O# a7 _

% ^. W8 q6 ^1 A, u# N: Y. P/ j/ c$ V1 ^4 a$ q( h$ A/ K
always@(posedge Sysclk or negedge Rst_n or posedge 条件1)- d1 D$ ~/ Z* w! k& d- W
                if(!Rst_n)begin3 {4 p  _- u: f3 j" T
                        复位语句;7 Q- J2 d0 {' N4 Q# W0 o
                end4 }: }1 J( z+ i5 B+ _' f
                else if(条件1) begin 9 F8 n/ B+ k  z) D# \; N1 }! |
                        语句0;3 S$ q* D8 f( @! K2 [6 F- u
                end
8 \( v0 O$ @! K
8 L0 y; F- ^) b( U6 A' Q: c- S( Q; k' N: q' k' M: W3 l% v
是不是Verilog中,不支持2个 posedge
0 P, r( i3 p7 U" s4 a( ~如果要这么做只能先用assign把信号连起来再写入敏感信号列表?
. i* W' T3 S" e, F' z5 n! X! R
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

7

主题

109

帖子

955

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
955
2#
发表于 2017-10-8 13:53 | 只看该作者
虽然verilog这样写没有错,但是考虑一下实际的触发器电路,只有一个时钟和一个异步复位是对边沿敏感的,你再添加信号就没办法综合了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 14:36 , Processed in 0.057947 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表